DDS輸出頻率范圍從直流到40%fC數字電源軌1.8V或1.2V
發布時間:2022/8/29 22:51:55 訪問次數:541
負載下器件的電壓精度是一個關鍵的設計參數。如果系統負載遠離電源輸出,并且不使用遠程感應,則負載上的電壓可能會大大低于預期值。
這種電壓下降通常是由薄電路板蝕刻、連接器接口和布線電阻造成的。這種情況在負載電流較高時會變得更糟,進一步降低負載的工作電壓,并可能導致電路運行不穩定。
典型的USB電纜接口接觸電阻約為30毫歐。由于有四個連接(每個電纜端兩個),這表示0.12歐姆。假設每條電源線使用標準的24AWG電線和1米的電纜長度,則總電線電阻為0.166歐姆。總預期電纜和接觸電阻為0.286歐姆。如果轉換器設計為提供2.1A的最大輸出電流,則電纜兩端的預期電壓降為0.6V。對于5.0V的固定轉換器設定電壓,電纜末端的電壓將降至4.4V。這遠低于大多數5V負載的下限,很容易看出大電流負載如何產生潛在問題。
專用DDS電路,主要特點如下:
工作速度高達300MHz,單電源3.3V供電,最大功耗1.2W(利用節能方式降低),窄帶雜散83dB,寬帶56dB,寬帶雜散隨著頻率的提高降至48dB。
包含兩個12位高速、高性能D/A轉換器和比較器,還有兩個48位可編程頻率寄存器、兩個14位可編程相位寄存器、12位幅度調制器和可編程的波形開關鍵以及時鐘可編程。
一般DDS輸出頻率范圍從直流到40%fC,相對帶寬很寬,但目前時鐘頻率fC較低,使DDS直接輸出頻率上限較低,實際工作頻帶較窄。為了擴展帶寬,提高DDS頻率上限,我們常采用倍頻、數字上變頻、混頻等方法。用DDS加其他合成技術產生寬帶雷達信號的兩種方案。
圖像傳感器電源軌,CMOS圖像傳感器通常需要三個不同的電源軌來為模擬軌(AVDD)、接口(DOVDD)和數字軌(DVDD)供電。用于模擬電源軌的標準電壓是2.8V,接口電源軌是2.8V或1.8V,而數字電源軌是1.8V或1.2V。
減少每個電源軌的波動還可改善CMOS圖像傳感器的噪聲性能。一般來說,模擬電源軌是對噪聲最敏感的軌道,其次是數字軌,對噪聲也很敏感。
普通LDO在高頻下的PSRR較低,這對于普通相機來說應該足夠了,但是對于50-200MP范圍內的高分辨率和高幀率圖像傳感器,肯定需要特定系列的LDO, 在較低頻率范圍(達10kHz)下的PSRR大于90dB,在1-3MHz頻率范圍內的PSRR大于45dB,以減少幀和行速率轉換期間的紋波。
負載下器件的電壓精度是一個關鍵的設計參數。如果系統負載遠離電源輸出,并且不使用遠程感應,則負載上的電壓可能會大大低于預期值。
這種電壓下降通常是由薄電路板蝕刻、連接器接口和布線電阻造成的。這種情況在負載電流較高時會變得更糟,進一步降低負載的工作電壓,并可能導致電路運行不穩定。
典型的USB電纜接口接觸電阻約為30毫歐。由于有四個連接(每個電纜端兩個),這表示0.12歐姆。假設每條電源線使用標準的24AWG電線和1米的電纜長度,則總電線電阻為0.166歐姆。總預期電纜和接觸電阻為0.286歐姆。如果轉換器設計為提供2.1A的最大輸出電流,則電纜兩端的預期電壓降為0.6V。對于5.0V的固定轉換器設定電壓,電纜末端的電壓將降至4.4V。這遠低于大多數5V負載的下限,很容易看出大電流負載如何產生潛在問題。
專用DDS電路,主要特點如下:
工作速度高達300MHz,單電源3.3V供電,最大功耗1.2W(利用節能方式降低),窄帶雜散83dB,寬帶56dB,寬帶雜散隨著頻率的提高降至48dB。
包含兩個12位高速、高性能D/A轉換器和比較器,還有兩個48位可編程頻率寄存器、兩個14位可編程相位寄存器、12位幅度調制器和可編程的波形開關鍵以及時鐘可編程。
一般DDS輸出頻率范圍從直流到40%fC,相對帶寬很寬,但目前時鐘頻率fC較低,使DDS直接輸出頻率上限較低,實際工作頻帶較窄。為了擴展帶寬,提高DDS頻率上限,我們常采用倍頻、數字上變頻、混頻等方法。用DDS加其他合成技術產生寬帶雷達信號的兩種方案。
圖像傳感器電源軌,CMOS圖像傳感器通常需要三個不同的電源軌來為模擬軌(AVDD)、接口(DOVDD)和數字軌(DVDD)供電。用于模擬電源軌的標準電壓是2.8V,接口電源軌是2.8V或1.8V,而數字電源軌是1.8V或1.2V。
減少每個電源軌的波動還可改善CMOS圖像傳感器的噪聲性能。一般來說,模擬電源軌是對噪聲最敏感的軌道,其次是數字軌,對噪聲也很敏感。
普通LDO在高頻下的PSRR較低,這對于普通相機來說應該足夠了,但是對于50-200MP范圍內的高分辨率和高幀率圖像傳感器,肯定需要特定系列的LDO, 在較低頻率范圍(達10kHz)下的PSRR大于90dB,在1-3MHz頻率范圍內的PSRR大于45dB,以減少幀和行速率轉換期間的紋波。