LDO必須能夠處理數百毫安級的負載變化可以穩定電源
發布時間:2022/11/20 10:12:15 訪問次數:355
LDO內部的反饋環路基本決定了工作頻率低于100kHz的系統的PSRR。對于更高頻率(高于100kHz)應用,仍取決于無源組件和PCB布局。因此,謹慎的PCB設計可以實現緊湊的電流環路,并降低寄生電感。普通LDO在高頻率下PSRR較低。
幀率(30−120fps)和行速率(22−44kHz)會產生動態負載,在模擬供電軌上引起下沖和過沖。在每次幀或行轉換時,獲取的電流類似于階躍負載,意味著在每次讀取幀和行(或之間)時,LDO必須能夠處理數百毫安級的負載變化。
大容量電容(在行和幀頻率下具有低阻抗)可以幫助攝像頭去耦,以減少這種負載切換引起的紋波。
CMOS圖像傳感器一般使用三個不同的供電軌,分別是模擬供電軌(2.8V AVDD)、接口供電軌(1.8或 2.8V DOVDD)和數字供電軌(1.2或1.8V DVDD)。低壓降(LDO)穩壓器的輸入引腳上有一個大旁路電容,可以穩定電源,幫助減少電壓波動,從而改善圖像傳感器的噪聲性能。
電源抑制比(PSRR)衡量LDO抑制電源紋波引起的輸入電壓變化,或者阻斷由其他開關穩壓器導致的噪聲的能力。具有低PSRR的LDO可能導致捕獲的圖像中出現不必要的水平紋波。在針對此應用設計具有足夠高PSRR的LDO之前,可計算給定幀率所需的傳感器行頻。
在典型的CbM信號鏈設計中,需要考慮許多不同的工程規范和技術,這些規范和技術都在不斷改進,其復雜性也在不斷增加。現在有各種類型的客戶,他們可能具備某個領域的專業知識,例如算法開發(僅軟件)或硬件設計(僅硬件),但并非始終同時精通這兩個方面。
對于希望專注于算法開發的開發人員,他們要求數據信息庫能夠準確預測資產故障和停機。他們不想設計硬件,或者解決數據完整性故障;而是想使用確實高度保真的數據。
雖然這對標準攝像頭來說不是問題,但更高分辨率(50−200MP)和高幀率的圖像傳感器要求 LDO在更低頻率(最高10kHz)下的PSRR高于90dB,在更高頻率(1−3MHz)下高于45dB。
來源:eccn.如涉版權請聯系刪除。圖片供參考
LDO內部的反饋環路基本決定了工作頻率低于100kHz的系統的PSRR。對于更高頻率(高于100kHz)應用,仍取決于無源組件和PCB布局。因此,謹慎的PCB設計可以實現緊湊的電流環路,并降低寄生電感。普通LDO在高頻率下PSRR較低。
幀率(30−120fps)和行速率(22−44kHz)會產生動態負載,在模擬供電軌上引起下沖和過沖。在每次幀或行轉換時,獲取的電流類似于階躍負載,意味著在每次讀取幀和行(或之間)時,LDO必須能夠處理數百毫安級的負載變化。
大容量電容(在行和幀頻率下具有低阻抗)可以幫助攝像頭去耦,以減少這種負載切換引起的紋波。
CMOS圖像傳感器一般使用三個不同的供電軌,分別是模擬供電軌(2.8V AVDD)、接口供電軌(1.8或 2.8V DOVDD)和數字供電軌(1.2或1.8V DVDD)。低壓降(LDO)穩壓器的輸入引腳上有一個大旁路電容,可以穩定電源,幫助減少電壓波動,從而改善圖像傳感器的噪聲性能。
電源抑制比(PSRR)衡量LDO抑制電源紋波引起的輸入電壓變化,或者阻斷由其他開關穩壓器導致的噪聲的能力。具有低PSRR的LDO可能導致捕獲的圖像中出現不必要的水平紋波。在針對此應用設計具有足夠高PSRR的LDO之前,可計算給定幀率所需的傳感器行頻。
在典型的CbM信號鏈設計中,需要考慮許多不同的工程規范和技術,這些規范和技術都在不斷改進,其復雜性也在不斷增加。現在有各種類型的客戶,他們可能具備某個領域的專業知識,例如算法開發(僅軟件)或硬件設計(僅硬件),但并非始終同時精通這兩個方面。
對于希望專注于算法開發的開發人員,他們要求數據信息庫能夠準確預測資產故障和停機。他們不想設計硬件,或者解決數據完整性故障;而是想使用確實高度保真的數據。
雖然這對標準攝像頭來說不是問題,但更高分辨率(50−200MP)和高幀率的圖像傳感器要求 LDO在更低頻率(最高10kHz)下的PSRR高于90dB,在更高頻率(1−3MHz)下高于45dB。
來源:eccn.如涉版權請聯系刪除。圖片供參考