寬帶通信接收機的ADC
發布時間:2008/8/28 0:00:00 訪問次數:480
摘要:本應用筆記闡述了欠采樣接收機的系統級重要參數,并提供了設計人員確定這些性能參數所需要的各種方法,這些參數包括滿量程范圍、小信號噪聲底、信噪比和無雜散動態范圍等。
寬帶接收機設計需要采用外差體系結構,以便在有干擾或者阻塞信號的情況下獲得最佳靈敏度。以蜂窩cdma2000?多載波接收機設計為例,本文討論某些影響模數轉換器(adc)選擇的重要參數―if頻率、接收機模擬功率增益、信號帶寬和adc采樣時鐘頻率等參數。通過這一設計實例,還討論了以下adc參數:滿量程(fs)功率、小信號噪聲底(ssnf)、信噪比(snr)和無雜散動態范圍(sfdr)。16位、80msps max19586 adc在當今所有的adc中具有最低的噪聲底,在接收機設計中不需要降低增益或采用自動增益控制(agc)。max19586優異的噪聲性能以及sfdr性能能夠滿足甚至由于此類應用對adc的要求。
外差接收機包括一級混頻器(lo1),將rf波形轉換為第一中頻(if)信號(圖1)。可以對這一if信號進行數字化處理或送入第二級混頻器(lo2),將其轉換為頻率更低的if。把信號轉換到更低if利用了adc良好的噪聲和線性性能,這些性能一般在低頻輸入時才能夠獲得。采用欠采樣技術數字化真實的帶通信號,其采樣速率在信號帶寬內符合nyquist定律,而不針對其絕對頻率。使用這一方法,adc對真實信號進行數字化,然后利用數字信號處理(dsp)技術,在數字域將其轉換為合成分量。這種方法的優勢在于能夠降低硬件的復雜性和成本,因為欠采樣技術承擔了部分下變頻任務。但是,這種體系結構需要時鐘速率較高的adc,以及較寬的動態范圍(即低噪聲和高線性)。欠采樣技術除了這些優點之外,一個重要的缺點是噪聲混疊,如果輸入信號沒有進行充分的帶寬限制,將對帶內的混疊噪聲進行數字化處理并和有用信號一起轉換成基帶信號,噪聲混疊將導致adc的snr下降。
圖1. 利用特性曲線確定超外差接收機的adc nf、接收機功率增益、最大阻塞電平的最佳平衡點。
圖1所示框圖是蜂窩基站系統采用的典型二次下變頻接收機,這類接收機一般包含兩個相同的接收通道,提供分集接收。如果取消第二級混頻器,則可得到一次變頻架構。假設adc需要量化三個相鄰的cdma2000載波,每個載波的帶寬約為1.23mhz。這些載波信號轉換后將通過數字信號處理器(dsp)進行濾波。例如,adc的時鐘速率為cdma2000載波碼率1.2288msps的64倍,即78.64msps。對于欠采樣接收機,時鐘速率決定了奈奎斯特帶寬(fclk/2),該指標是計算adc等效噪聲系數(nf)的重要參數。
假定系統噪聲系數(nf)的設計目標是4db,模擬電路部分提供的噪聲系數為3.8db。在忽略阻塞干擾的情況下,為了滿足系統接收靈敏度的要求,只允許adc為系統增加0.2db的噪聲系數。需要注意的是4db的噪聲系數遠遠優于3gpp2 cdma2000標準的要求,但它代表了眾多蜂窩基站制造商的設計目標,以便與最低要求相比留出足夠的裕量。圖1給出了在滿足系統噪聲系數設計目標的條件下,模擬功率增益和adc nf與天線端所能容許的帶內干擾(阻塞)的對應關系曲線(沒有使用自動增益控制)。對模擬電路功率增益的要求取決于adc的等效噪聲系數,而等效噪聲系數是由已知的滿量程功率電平(以dbm為單位)、ssnf、轉換速率計算得到的。
圖2. adc的采樣頻率和中頻頻率確定后,可以確定各種混疊頻帶的情況
圖2表示沒有濾除的噪聲混疊到有用信號頻帶的過程,這將提高adc的ssnf,降低信噪比(snr)。上述示例中,三個cdma2000射頻載波信號下變頻至135mhz、帶寬為5mhz,并送入adc的輸入端。輸入信號經adc產生的2次與3次諧波不會混疊到有用信號頻帶內,可以忽略不計。圖2僅給出了5個奈奎斯特頻段,實際上直到16倍奈奎斯特頻率的信號都會混疊到有用信號帶寬內,這里假定adc的滿功率輸入帶寬達到了600mhz。這些混疊信號如果不進行適當衰減,將會降低adc的噪聲性能。
假定采樣頻率為78.64msps,有用信號帶寬為5mhz,混疊頻帶從dc至629.12mhz (8 x fclk),中心頻率分別為22.28mhz、56.36mhz、100.92mhz、179.56mhz……,606.84mhz。3次和5次混疊頻帶的中心頻率分別偏離奈奎斯特頻率邊緣f1和f2。總的來說,除了在135mhz存在有用信號外,另外還有15個混疊信號,如果只有一個混疊信號進入adc的輸入端口,將使adc噪聲系數nf增大10 x log(2) ,或3db。如果帶內所有噪聲均進入adc,理論上adc的有效噪聲系數(nf)將會增大10 x log(15),或11.8db,此時假定adc對有用信號和各混疊噪聲信號的量化效果相同。
為了濾除混疊頻帶內的噪聲,靠近高邊混疊(>177.06mhz)和低邊混疊(<103.42mhz)頻帶的衰減量應該不低于16db,以便使混疊信號對adc噪聲系數的影響低于0.2db。更高的衰減量可以更大程度地降低混疊信
摘要:本應用筆記闡述了欠采樣接收機的系統級重要參數,并提供了設計人員確定這些性能參數所需要的各種方法,這些參數包括滿量程范圍、小信號噪聲底、信噪比和無雜散動態范圍等。
寬帶接收機設計需要采用外差體系結構,以便在有干擾或者阻塞信號的情況下獲得最佳靈敏度。以蜂窩cdma2000?多載波接收機設計為例,本文討論某些影響模數轉換器(adc)選擇的重要參數―if頻率、接收機模擬功率增益、信號帶寬和adc采樣時鐘頻率等參數。通過這一設計實例,還討論了以下adc參數:滿量程(fs)功率、小信號噪聲底(ssnf)、信噪比(snr)和無雜散動態范圍(sfdr)。16位、80msps max19586 adc在當今所有的adc中具有最低的噪聲底,在接收機設計中不需要降低增益或采用自動增益控制(agc)。max19586優異的噪聲性能以及sfdr性能能夠滿足甚至由于此類應用對adc的要求。
外差接收機包括一級混頻器(lo1),將rf波形轉換為第一中頻(if)信號(圖1)。可以對這一if信號進行數字化處理或送入第二級混頻器(lo2),將其轉換為頻率更低的if。把信號轉換到更低if利用了adc良好的噪聲和線性性能,這些性能一般在低頻輸入時才能夠獲得。采用欠采樣技術數字化真實的帶通信號,其采樣速率在信號帶寬內符合nyquist定律,而不針對其絕對頻率。使用這一方法,adc對真實信號進行數字化,然后利用數字信號處理(dsp)技術,在數字域將其轉換為合成分量。這種方法的優勢在于能夠降低硬件的復雜性和成本,因為欠采樣技術承擔了部分下變頻任務。但是,這種體系結構需要時鐘速率較高的adc,以及較寬的動態范圍(即低噪聲和高線性)。欠采樣技術除了這些優點之外,一個重要的缺點是噪聲混疊,如果輸入信號沒有進行充分的帶寬限制,將對帶內的混疊噪聲進行數字化處理并和有用信號一起轉換成基帶信號,噪聲混疊將導致adc的snr下降。
圖1. 利用特性曲線確定超外差接收機的adc nf、接收機功率增益、最大阻塞電平的最佳平衡點。
圖1所示框圖是蜂窩基站系統采用的典型二次下變頻接收機,這類接收機一般包含兩個相同的接收通道,提供分集接收。如果取消第二級混頻器,則可得到一次變頻架構。假設adc需要量化三個相鄰的cdma2000載波,每個載波的帶寬約為1.23mhz。這些載波信號轉換后將通過數字信號處理器(dsp)進行濾波。例如,adc的時鐘速率為cdma2000載波碼率1.2288msps的64倍,即78.64msps。對于欠采樣接收機,時鐘速率決定了奈奎斯特帶寬(fclk/2),該指標是計算adc等效噪聲系數(nf)的重要參數。
假定系統噪聲系數(nf)的設計目標是4db,模擬電路部分提供的噪聲系數為3.8db。在忽略阻塞干擾的情況下,為了滿足系統接收靈敏度的要求,只允許adc為系統增加0.2db的噪聲系數。需要注意的是4db的噪聲系數遠遠優于3gpp2 cdma2000標準的要求,但它代表了眾多蜂窩基站制造商的設計目標,以便與最低要求相比留出足夠的裕量。圖1給出了在滿足系統噪聲系數設計目標的條件下,模擬功率增益和adc nf與天線端所能容許的帶內干擾(阻塞)的對應關系曲線(沒有使用自動增益控制)。對模擬電路功率增益的要求取決于adc的等效噪聲系數,而等效噪聲系數是由已知的滿量程功率電平(以dbm為單位)、ssnf、轉換速率計算得到的。
圖2. adc的采樣頻率和中頻頻率確定后,可以確定各種混疊頻帶的情況
圖2表示沒有濾除的噪聲混疊到有用信號頻帶的過程,這將提高adc的ssnf,降低信噪比(snr)。上述示例中,三個cdma2000射頻載波信號下變頻至135mhz、帶寬為5mhz,并送入adc的輸入端。輸入信號經adc產生的2次與3次諧波不會混疊到有用信號頻帶內,可以忽略不計。圖2僅給出了5個奈奎斯特頻段,實際上直到16倍奈奎斯特頻率的信號都會混疊到有用信號帶寬內,這里假定adc的滿功率輸入帶寬達到了600mhz。這些混疊信號如果不進行適當衰減,將會降低adc的噪聲性能。
假定采樣頻率為78.64msps,有用信號帶寬為5mhz,混疊頻帶從dc至629.12mhz (8 x fclk),中心頻率分別為22.28mhz、56.36mhz、100.92mhz、179.56mhz……,606.84mhz。3次和5次混疊頻帶的中心頻率分別偏離奈奎斯特頻率邊緣f1和f2。總的來說,除了在135mhz存在有用信號外,另外還有15個混疊信號,如果只有一個混疊信號進入adc的輸入端口,將使adc噪聲系數nf增大10 x log(2) ,或3db。如果帶內所有噪聲均進入adc,理論上adc的有效噪聲系數(nf)將會增大10 x log(15),或11.8db,此時假定adc對有用信號和各混疊噪聲信號的量化效果相同。
為了濾除混疊頻帶內的噪聲,靠近高邊混疊(>177.06mhz)和低邊混疊(<103.42mhz)頻帶的衰減量應該不低于16db,以便使混疊信號對adc噪聲系數的影響低于0.2db。更高的衰減量可以更大程度地降低混疊信
上一篇:使用PC并口與2線設備通信方法