并行端接技術
發布時間:2008/9/19 0:00:00 訪問次數:1605
1.并行端接技術
并行端接主要是在盡量靠近負載端的位置加一個上拉阻抗和下拉阻抗,以實現終端的阻抗匹配,根據不同的應用環境,并行端接又可分為以下幾種方式。
(1)簡單的并行端接
這種方式是簡單地在負載端加入一個下拉到地的電阻rt(rt=zo)來實現匹配,如圖1所示。采用此端接的條件是驅動端必須能夠提供輸出高電平時的驅動電流,以保證通過端接電阻的高電壓滿足門限電壓要求。在輸出為高電平狀態時,這種并行端接電路消耗的電流過大。對于50ω的端接負載(等于傳輸線阻抗),維持ttl高電平消耗電流高達48 ma,因此一般器件很難可靠地支持這種端接電路。
圖1 簡單的并行端接方式
(2) 戴維南(thevenin)并行端接
戴維南并行端接即分壓器型端接,如圖2所示。
圖2 戴維南并行端接方式
這種方式采用上拉電阻r;和下拉電阻燉構成端接電阻,通過r1和r2來吸收反射。r1和r2阻值的選取由下面的條件決定,r1的最大值可由接收信號的最大上升時間(為rc充、放電時間常數的函數)決定;其最小值由驅動源的吸收電流數值決定,燉的選擇應滿足當傳輸線斷開時電路邏輯高電平的要求。戴維南等效阻抗可表示為:
rt=(r1×r2)/(r1+r2)
這里要求rt,等于傳輸線阻抗zo,以達到最佳匹配。此端接方案雖然降低了對源端器件驅動能力的要求,但由于在vc,c和地之間連接了電阻r1和r2因而一直在從系統電源吸收電流,直流功耗較大。
(3)主動并行端接
在主動并行端接方式中,端接電阻rt(rt=zo)將負載端的信號拉至偏壓vbias,如圖3所示,vbias的選擇依據是使輸出驅動源能夠對高低電平信號有吸收電流能力。這種端接方式需要一個具有吸、灌電流能力的獨立電壓源來滿足輸出電壓跳變速度的要求,并且如果偏移電壓vbias為負電壓的話,則輸入為邏輯高電平時有直流功率損耗。
圖3 主動并行端接方式
(4)并行ac端接
如圖4所示,并行ac端接使用電阻和電容網絡(串聯rc)作為端接阻抗。端接電阻rt要小于等于傳輸線阻抗20,電容ct必須大于100 pf,推薦使用0.1μf的多層陶瓷電容。電容有阻低頻導高頻的作用,因此電阻rt不是驅動源的直流負載,這種端接方式無任何直流功耗。
圖4 并行ac端接方式
(5)二極管并行端接法
某些情況下可以使用肖特基二極管或快速開關管進行傳輸線端接,條件是二極管的開關速度必須比信號上升時間快4倍以上。典型的二極管端接如圖5所示,肖特基的正向壓降t/f(典型值為0.3 v~0.45 v)將輸入信號鉗位到ground-vf和呢vcc+vf之間。這樣就顯著減小了信號的過沖(正尖峰)和下沖(負尖峰),在某些應用中也可只用一個二極管。
圖5 二極管并行端接方式
二極管端接的優點在于二極管替換了需要電阻和電容元件的戴維南端接或rc端接,通過二極管鉗位減小過沖與下沖,不需要進行走線的阻抗匹配。盡管二極管的價格要高于電阻,但系統整體的布局布線開銷也許會減少,因為不需要考慮精確控制傳輸線的阻抗匹配。二極管端接的缺點在于二極管的開關速度一般很難做到很快,因此對于較高速的系統不適用。
歡迎轉載,信息來自維庫電子市場網(www.dzsc.com)
1.并行端接技術
并行端接主要是在盡量靠近負載端的位置加一個上拉阻抗和下拉阻抗,以實現終端的阻抗匹配,根據不同的應用環境,并行端接又可分為以下幾種方式。
(1)簡單的并行端接
這種方式是簡單地在負載端加入一個下拉到地的電阻rt(rt=zo)來實現匹配,如圖1所示。采用此端接的條件是驅動端必須能夠提供輸出高電平時的驅動電流,以保證通過端接電阻的高電壓滿足門限電壓要求。在輸出為高電平狀態時,這種并行端接電路消耗的電流過大。對于50ω的端接負載(等于傳輸線阻抗),維持ttl高電平消耗電流高達48 ma,因此一般器件很難可靠地支持這種端接電路。
圖1 簡單的并行端接方式
(2) 戴維南(thevenin)并行端接
戴維南并行端接即分壓器型端接,如圖2所示。
圖2 戴維南并行端接方式
這種方式采用上拉電阻r;和下拉電阻燉構成端接電阻,通過r1和r2來吸收反射。r1和r2阻值的選取由下面的條件決定,r1的最大值可由接收信號的最大上升時間(為rc充、放電時間常數的函數)決定;其最小值由驅動源的吸收電流數值決定,燉的選擇應滿足當傳輸線斷開時電路邏輯高電平的要求。戴維南等效阻抗可表示為:
rt=(r1×r2)/(r1+r2)
這里要求rt,等于傳輸線阻抗zo,以達到最佳匹配。此端接方案雖然降低了對源端器件驅動能力的要求,但由于在vc,c和地之間連接了電阻r1和r2因而一直在從系統電源吸收電流,直流功耗較大。
(3)主動并行端接
在主動并行端接方式中,端接電阻rt(rt=zo)將負載端的信號拉至偏壓vbias,如圖3所示,vbias的選擇依據是使輸出驅動源能夠對高低電平信號有吸收電流能力。這種端接方式需要一個具有吸、灌電流能力的獨立電壓源來滿足輸出電壓跳變速度的要求,并且如果偏移電壓vbias為負電壓的話,則輸入為邏輯高電平時有直流功率損耗。
圖3 主動并行端接方式
(4)并行ac端接
如圖4所示,并行ac端接使用電阻和電容網絡(串聯rc)作為端接阻抗。端接電阻rt要小于等于傳輸線阻抗20,電容ct必須大于100 pf,推薦使用0.1μf的多層陶瓷電容。電容有阻低頻導高頻的作用,因此電阻rt不是驅動源的直流負載,這種端接方式無任何直流功耗。
圖4 并行ac端接方式
(5)二極管并行端接法
某些情況下可以使用肖特基二極管或快速開關管進行傳輸線端接,條件是二極管的開關速度必須比信號上升時間快4倍以上。典型的二極管端接如圖5所示,肖特基的正向壓降t/f(典型值為0.3 v~0.45 v)將輸入信號鉗位到ground-vf和呢vcc+vf之間。這樣就顯著減小了信號的過沖(正尖峰)和下沖(負尖峰),在某些應用中也可只用一個二極管。
圖5 二極管并行端接方式
二極管端接的優點在于二極管替換了需要電阻和電容元件的戴維南端接或rc端接,通過二極管鉗位減小過沖與下沖,不需要進行走線的阻抗匹配。盡管二極管的價格要高于電阻,但系統整體的布局布線開銷也許會減少,因為不需要考慮精確控制傳輸線的阻抗匹配。二極管端接的缺點在于二極管的開關速度一般很難做到很快,因此對于較高速的系統不適用。
歡迎轉載,信息來自維庫電子市場網(www.dzsc.com)
上一篇:場效應管放大器實驗原理
上一篇:典型的傳輸線端接方案
熱門點擊
- 基爾霍夫定律/疊加原理實驗注意事項
- 三相交流電路電壓、電流的測量實驗內容
- 交流電路參數的測定三表法的實驗原理
- RC一階電路的過渡過程實驗原理
- RLC元件的阻抗特性實驗原理
- 戴維南定理和諾頓定理實驗內容
- RC選頻網絡特性測試實驗原理
- 常用電子儀器的使用實驗原理
- 集成運算放大器的基本運算電路實驗原理
- 戴維南定理和諾頓定理實驗注意事項
推薦技術資料
- FU-19推挽功放制作
- FU-19是國產大功率發射雙四極功率電二管,EPL20... [詳細]