高速數據采集系統的時鐘電路設計
發布時間:2008/12/17 0:00:00 訪問次數:1024
tms320c6000系列dsp的時鐘引腳為x1和x2/clkin。采用有源晶振,則直接將晶振的輸出連接到x2引腳,接法如圖1所示。
圖1 有源晶振的連接
不同封裝的dsp倍數關系也不同,
dsp有一組引腳clkmd0~cklmd2,可以用來調整dsp工作頻率的高低,并由這些引腳的狀態來決定dsp內部倍頻的大小。倍頻是指在外部晶振的基礎上乘以設定的倍數,倍數與clkmd0~clkivd2的關系如表所示。每種型號dsp的倍數關系不同,即使同一種型號的dsp,表則是以gls封裝的tms320c6203b為例。
表 clkmd0~clkmd2與分頻關系
一般dsp芯片的pll電路都有pllv、pllf以及pllg引腳。這些引腳是為了確保輸人時鐘的穩定性而特別設計的。一般pllf和pllg引腳連接到電容電阻網絡上,如圖2所示。圖中rc的推薦值為r1=60.4ω、c1=27nf、c2=560pf,或者r1=45.3ω、c1=47nf、c2=10pf。
圖2 pll電路的連接
pll電路的pllv引腳連接到電磁兼容濾波器的輸出端。電磁兼容濾波器實際上是一個三端口的穿心電容,該電容可以選擇tdk公司的act4518系列或者松下公司的exccet103u的電容,價格在1元以下。但這些器件不易購買,尤其是對小批量的用戶。為此,也可以不使用電磁兼容濾波器,直接將pllv引腳連接一批容值大小不同的電容上,然后接地,也可以達到穩定時鐘信號的目的。
歡迎轉載,信息來源維庫電子市場網(www.dzsc.com)
tms320c6000系列dsp的時鐘引腳為x1和x2/clkin。采用有源晶振,則直接將晶振的輸出連接到x2引腳,接法如圖1所示。
圖1 有源晶振的連接
不同封裝的dsp倍數關系也不同,
dsp有一組引腳clkmd0~cklmd2,可以用來調整dsp工作頻率的高低,并由這些引腳的狀態來決定dsp內部倍頻的大小。倍頻是指在外部晶振的基礎上乘以設定的倍數,倍數與clkmd0~clkivd2的關系如表所示。每種型號dsp的倍數關系不同,即使同一種型號的dsp,表則是以gls封裝的tms320c6203b為例。
表 clkmd0~clkmd2與分頻關系
一般dsp芯片的pll電路都有pllv、pllf以及pllg引腳。這些引腳是為了確保輸人時鐘的穩定性而特別設計的。一般pllf和pllg引腳連接到電容電阻網絡上,如圖2所示。圖中rc的推薦值為r1=60.4ω、c1=27nf、c2=560pf,或者r1=45.3ω、c1=47nf、c2=10pf。
圖2 pll電路的連接
pll電路的pllv引腳連接到電磁兼容濾波器的輸出端。電磁兼容濾波器實際上是一個三端口的穿心電容,該電容可以選擇tdk公司的act4518系列或者松下公司的exccet103u的電容,價格在1元以下。但這些器件不易購買,尤其是對小批量的用戶。為此,也可以不使用電磁兼容濾波器,直接將pllv引腳連接一批容值大小不同的電容上,然后接地,也可以達到穩定時鐘信號的目的。
歡迎轉載,信息來源維庫電子市場網(www.dzsc.com)
上一篇:AD/DA聯合調試程序代碼
熱門點擊
- D/A轉換器的基本原理
- AD轉換器的選擇
- 并行A/D轉換器AD574
- D/A轉換器的特性與技術指標
- D/A轉換器雙極性工作
- 高速數據采集系統的時鐘電路設計
- FIFO的選擇
- DA測試程序代碼
- 16位串行A/D轉換器
- 模/數轉換電路基礎
推薦技術資料
- DS2202型示波器試用
- 說起數字示波器,普源算是國內的老牌子了,FQP8N60... [詳細]