無線網卡模塊TNET11OOB
發布時間:2008/12/17 0:00:00 訪問次數:690
對于無線信號的收發采用無線網卡模塊tnet1100b實現。tnet1100b是ti公司最近推出的遵循802.11b通信 標準的無線信號收發芯片。其主要特點如下。
(1)主機接口。支持33mhz、32位poi和pcpi接口;提供16位從設備操作方式;支持pcm或者cf卡接口;可 以和omap無縫連接。
(2)與處理器接口。支持usb1.1從設各接口;具有dma和總線傳輸方式。
(3)接入層。內置44mhz的arm7處理器;片內64k字節ram;硬件接人協議管理;硬件實現ack、rts、cts 等at命令;動態分配收發信道。
(4)基帶層。多種可選擇的數據傳輸速率;支持802.11b;可以調整500ns的多通道延遲。
(5)射頻層。內置8位22mhz的ad、內置lo位44mhz的da、具有ago和apc功能。
tnet1100b的內部功能如圖1所示。從圖中可以看出,tnet1100b主要由射頻信號處理單元、基帶信號處理 單元、中間接人控制單元以及嵌入式cpu、ram、硬件接口、時鐘管理模塊等多個部分組成
圖1 tnet11oob的功能框圖
射頻信號處理單元實現無線信號的接收和發送。集成有一個8位22mhz的模數轉換器ad和一個10位44mhz的 數模轉換器da,ad/da都具有自動增益控制功能,da還具有功率控制功能。射頻信號處理單元還提供可調的 參考時鐘,為ad的全速、半速時鐘或者其1/4分頻時鐘,分別對應為22mhz、llmhz和5,5mhz。
基帶信號處理單元實現基帶信號的調制解調。支持ieee std的802.llb協議。基帶單元的數據速率可以 和射頻單元的時鐘一致,也可以設置成較低的lmb/s或者zmb/s。較低速率下的基帶信號為了和射頻單元進 行通信,發送數據時采用插值濾波,使得低速率信號變成高速率信號;同樣,接收數據時采用抽取濾波,使得高速率信號變成低速率信號。
中間接入控制單元完成射頻單元和基帶單元與處理器的邏輯控制,以及處理器、ram、時鐘以及與外設的 硬件接口的控制。處理器為44mhz主頻的armttdmi嵌入式處理器,ram容量為64k byte,可以動態分配接收 和發送數據所占用的塊。接人單元響應硬件產生的應答ack、請求發送rts、清除發送cts等modem命令。接 入單元還具有對接收數據包的解析功能,具有64、128或者256位的加密/解碼密鑰注入功能。
主機硬件接口支持33mhz的pc12.2協議或者usbi.1接口,數據通信可以使用dma后臺方式傳輸。為了支持 usb接口,tnet1100b專門配有一個48mhz的時鐘接口。此外,為了嵌人式cpu保持實時時鐘,tnetll00b配有 sleep時鐘接口,該時鐘信號需要配置電池。這樣,系統在斷電情況下,依靠電池仍然保持準確的時鐘信號 。實時時鐘在電池情況下功耗極低,功耗為12uw。
歡迎轉載,信息來源維庫電子市場網(www.dzsc.com)
對于無線信號的收發采用無線網卡模塊tnet1100b實現。tnet1100b是ti公司最近推出的遵循802.11b通信 標準的無線信號收發芯片。其主要特點如下。
(1)主機接口。支持33mhz、32位poi和pcpi接口;提供16位從設備操作方式;支持pcm或者cf卡接口;可 以和omap無縫連接。
(2)與處理器接口。支持usb1.1從設各接口;具有dma和總線傳輸方式。
(3)接入層。內置44mhz的arm7處理器;片內64k字節ram;硬件接人協議管理;硬件實現ack、rts、cts 等at命令;動態分配收發信道。
(4)基帶層。多種可選擇的數據傳輸速率;支持802.11b;可以調整500ns的多通道延遲。
(5)射頻層。內置8位22mhz的ad、內置lo位44mhz的da、具有ago和apc功能。
tnet1100b的內部功能如圖1所示。從圖中可以看出,tnet1100b主要由射頻信號處理單元、基帶信號處理 單元、中間接人控制單元以及嵌入式cpu、ram、硬件接口、時鐘管理模塊等多個部分組成
圖1 tnet11oob的功能框圖
射頻信號處理單元實現無線信號的接收和發送。集成有一個8位22mhz的模數轉換器ad和一個10位44mhz的 數模轉換器da,ad/da都具有自動增益控制功能,da還具有功率控制功能。射頻信號處理單元還提供可調的 參考時鐘,為ad的全速、半速時鐘或者其1/4分頻時鐘,分別對應為22mhz、llmhz和5,5mhz。
基帶信號處理單元實現基帶信號的調制解調。支持ieee std的802.llb協議。基帶單元的數據速率可以 和射頻單元的時鐘一致,也可以設置成較低的lmb/s或者zmb/s。較低速率下的基帶信號為了和射頻單元進 行通信,發送數據時采用插值濾波,使得低速率信號變成高速率信號;同樣,接收數據時采用抽取濾波,使得高速率信號變成低速率信號。
中間接入控制單元完成射頻單元和基帶單元與處理器的邏輯控制,以及處理器、ram、時鐘以及與外設的 硬件接口的控制。處理器為44mhz主頻的armttdmi嵌入式處理器,ram容量為64k byte,可以動態分配接收 和發送數據所占用的塊。接人單元響應硬件產生的應答ack、請求發送rts、清除發送cts等modem命令。接 入單元還具有對接收數據包的解析功能,具有64、128或者256位的加密/解碼密鑰注入功能。
主機硬件接口支持33mhz的pc12.2協議或者usbi.1接口,數據通信可以使用dma后臺方式傳輸。為了支持 usb接口,tnet1100b專門配有一個48mhz的時鐘接口。此外,為了嵌人式cpu保持實時時鐘,tnetll00b配有 sleep時鐘接口,該時鐘信號需要配置電池。這樣,系統在斷電情況下,依靠電池仍然保持準確的時鐘信號 。實時時鐘在電池情況下功耗極低,功耗為12uw。
歡迎轉載,信息來源維庫電子市場網(www.dzsc.com)
上一篇:無線網卡系統硬件設計
上一篇:無線局域網標準