使用外設模塊禁止(PMD)位
發布時間:2012/2/19 19:06:32 訪問次數:1187
PIC24、dsPIC⑩DSC和PIC32器件具有PMD位,可用于禁止應用中不使用的外設。置1這些位會斷開模塊的所有電源,以及模塊的SFR。因為PWD位會完全移除電源,所以與通過關閉模塊的使能位而禁止模塊相比,這些位可以節省更多電能。這些位可以動態更改,所以對于那些只是間隙使用的模塊,可以在應用的其余時間禁止它們。在高時鐘速度下全速工作時,PMD位的效率最高,通過它們可以顯著降低平均功耗。AD620
低功耗Timerl振蕩器的使用
所有nanoWatt XLP單片機都具有一個可靠的Timerl振蕩器(PIC24上為SOSC),它消耗的電流為800nA,采用納瓦技術的器件提供了低功耗Time,1,它消耗的電流為2~3斗A。
一些器件提供了可選的振蕩器,可以在低功耗或高驅動能力模式下使用,以適應低功耗或噪聲較高的應用。Timerl計數器和振蕩器可以用于產生中斷,以定期將單片機從休眠和其他功耗管理模式中喚醒。此外,還可以基于它們產生實時時鐘。Time,1/SOS喚醒選項因器件而異。許多nanoWatt XLP器件具有內置的硬件實時時鐘日歷(RTCC).它的喚醒周期可以配置為1秒至許多年。部分納瓦器件和所有nanoWatt XLP器件還可以使用Timerl/SOSC振蕩器作為系統時鐘源,代替OSCl/OSC2引腳上的主振蕩器。通過降低執行速度,可降低消耗的總電流。
需要納瓦和nanoWatt XLP器件上極低功耗的Timerl/SOSC振蕩器的應用必須仔細考慮PCB布線。納瓦和nanoWatt XLP器件上的極低功耗Timerl/SOSC振蕩器消耗的電流極低,有時這會使振蕩電路對于鄰近電路非常敏感。振蕩電路(晶振和電容)應該盡可能靠近單片機。
不應有任何電路穿過振蕩電路的邊界。如果無法避免在振蕩旁布置高速電路,則應在振蕩電路和單片機引腳周圍放置保和MCU引腳周圍的保護環護環,如圖2. 15所示。在振蕩器元件下方放置地平面也可以幫助防止與高速電路的相互作用。
PIC24、dsPIC⑩DSC和PIC32器件具有PMD位,可用于禁止應用中不使用的外設。置1這些位會斷開模塊的所有電源,以及模塊的SFR。因為PWD位會完全移除電源,所以與通過關閉模塊的使能位而禁止模塊相比,這些位可以節省更多電能。這些位可以動態更改,所以對于那些只是間隙使用的模塊,可以在應用的其余時間禁止它們。在高時鐘速度下全速工作時,PMD位的效率最高,通過它們可以顯著降低平均功耗。AD620
低功耗Timerl振蕩器的使用
所有nanoWatt XLP單片機都具有一個可靠的Timerl振蕩器(PIC24上為SOSC),它消耗的電流為800nA,采用納瓦技術的器件提供了低功耗Time,1,它消耗的電流為2~3斗A。
一些器件提供了可選的振蕩器,可以在低功耗或高驅動能力模式下使用,以適應低功耗或噪聲較高的應用。Timerl計數器和振蕩器可以用于產生中斷,以定期將單片機從休眠和其他功耗管理模式中喚醒。此外,還可以基于它們產生實時時鐘。Time,1/SOS喚醒選項因器件而異。許多nanoWatt XLP器件具有內置的硬件實時時鐘日歷(RTCC).它的喚醒周期可以配置為1秒至許多年。部分納瓦器件和所有nanoWatt XLP器件還可以使用Timerl/SOSC振蕩器作為系統時鐘源,代替OSCl/OSC2引腳上的主振蕩器。通過降低執行速度,可降低消耗的總電流。
需要納瓦和nanoWatt XLP器件上極低功耗的Timerl/SOSC振蕩器的應用必須仔細考慮PCB布線。納瓦和nanoWatt XLP器件上的極低功耗Timerl/SOSC振蕩器消耗的電流極低,有時這會使振蕩電路對于鄰近電路非常敏感。振蕩電路(晶振和電容)應該盡可能靠近單片機。
不應有任何電路穿過振蕩電路的邊界。如果無法避免在振蕩旁布置高速電路,則應在振蕩電路和單片機引腳周圍放置保和MCU引腳周圍的保護環護環,如圖2. 15所示。在振蕩器元件下方放置地平面也可以幫助防止與高速電路的相互作用。
上一篇:使用內部RC振蕩器
上一篇:使用LVD來檢測電池低電量
熱門點擊
- 繼電器驅動電路中的二極管保護電路
- ADSP-BF561處理器與32位SDRAM
- 電子電路焊接基本知識
- 放大器組成及各元件的作用
- 穩壓二極管種類和外形特征
- 負反饋放大器的四種基本類型
- 影響器件功耗的主要因素
- 石英晶體——門電路多諧振蕩器
- LED電平指示器種類
- 采用有源負載的共射放大器
推薦技術資料
- 自制智能型ICL7135
- 表頭使ff11CL7135作為ADC,ICL7135是... [詳細]