ITL集成邏輯門的主要參數
發布時間:2013/10/17 20:25:45 訪問次數:1176
(1)輸出高電平(VOH)
當輸入端中有一個或一個以上接低電平時,C8051F506-IM輸出端得到的高電平值稱為輸出高電平,其典型值VOH≈3.6V。
(2)輸出低電平(%.)
當輸入端全部接高電平時,輸出端得到的低電平值稱為輸出低電平,其典型值VOL≈0.3V。
(3)開門電平(Ⅵ州)
開門電平是指保證輸出低電平VOL,時,所允許的最小輸入高電平值。為了保證與非門可靠開啟,即輸出低電平,一般規定VON≈2V(其典型值Ⅵ州~2.4V)。
(4)關門電平(VOFF)
關門電平是指輸出為正常高電平OH的90%的條件下,所允許的最大輸入低電平值。通常VOFF≈1.35V。
(5)噪聲容限(VN)
與非門在使用時,不可避免地存在正、負向干擾(或噪聲)電壓,二值數字邏輯電路的優點在于它的輸入信號允許有一定的容差,但當它們太大時,就會破壞與非門邏輯功能。噪聲容限就是用來描述其抗干擾能力大小的重要參數,它可從兩個方面加以說明。
①當要求與非門輸出高電平時,則應使正常的輸入低電平VII,(約為o.4V)與正向干擾電壓疊加后的值不超過關門電平()FF,否則,將不能保證輸出為高電平。這個允許加在V,上的正問干擾電壓最大值稱為輸入低電平噪聲容限VM。此式說明,只有關門電平V OFF較高,輸入低電平噪聲容限才較大,即抗干擾能力較強。
②當要求與非門輸出低電平時,則應使正常的輸入高電平VIH(約為3.6V,有的手冊規定為3V)與負向干擾電壓疊加后的值不小于開門電平Ⅵ州,否則,將不能保證輸出為低電平。這個允許加在VlH上的負向干擾電壓最大值稱為輸入高電平噪聲容限VNH。顯然,開門電平VOH愈小,輸入高電平噪聲容限就愈大,抗干擾能力愈強。
(6)平均傳輸延遲時間(tpd)
與非門工作時,其輸出脈沖相對于輸入脈沖有一定的時間延遲,如圖6.3.3所示。從輸入脈沖上升沿的50%處到輸出脈沖下降沿的50%處之間的時間間隔,稱為導通延遲時間tpHJ,;從輸入脈沖下降沿的50%處到輸出脈沖上升沿的50%處之間的時間間隔,稱為截止延遲時間tpI.H。tpHL和tpI,H的平均值稱為平均傳輸延遲時間tpd,即tpd一(tpHL +tpLH)/2tpd是表征門電路開關速度的一個參數,其值越小,開關速度就越快.工作頻率就越高。TTL門電路的開關速度比較高,其tpd在幾~幾十納秒范圍內。
扇入扇出系數(No)
與非門的扇人數取決于它的輸入端的個數,如3輸入端的與非門,其扇人數Ni=3。
輸出能驅動同類門的數目,稱為扇出系數No,它是描述TTL與非門帶同類門負載能力的參數。一般TTL與非門N≥8。
(8)電源電壓(VCc)
TrrL集成電路電源電壓統一規定為‰一+5V,穩定度要求≤±10%(±0.5V)。
(9)功耗
功耗分為靜態和動態兩種,分別對應電路有無狀態的轉換,靜態功耗是主要的。輸出為低電平時的功耗為空載導通功耗PON;輸出為高電平時的功耗為截止功耗POFF,PON總比POFF大。
(1)輸出高電平(VOH)
當輸入端中有一個或一個以上接低電平時,C8051F506-IM輸出端得到的高電平值稱為輸出高電平,其典型值VOH≈3.6V。
(2)輸出低電平(%.)
當輸入端全部接高電平時,輸出端得到的低電平值稱為輸出低電平,其典型值VOL≈0.3V。
(3)開門電平(Ⅵ州)
開門電平是指保證輸出低電平VOL,時,所允許的最小輸入高電平值。為了保證與非門可靠開啟,即輸出低電平,一般規定VON≈2V(其典型值Ⅵ州~2.4V)。
(4)關門電平(VOFF)
關門電平是指輸出為正常高電平OH的90%的條件下,所允許的最大輸入低電平值。通常VOFF≈1.35V。
(5)噪聲容限(VN)
與非門在使用時,不可避免地存在正、負向干擾(或噪聲)電壓,二值數字邏輯電路的優點在于它的輸入信號允許有一定的容差,但當它們太大時,就會破壞與非門邏輯功能。噪聲容限就是用來描述其抗干擾能力大小的重要參數,它可從兩個方面加以說明。
①當要求與非門輸出高電平時,則應使正常的輸入低電平VII,(約為o.4V)與正向干擾電壓疊加后的值不超過關門電平()FF,否則,將不能保證輸出為高電平。這個允許加在V,上的正問干擾電壓最大值稱為輸入低電平噪聲容限VM。此式說明,只有關門電平V OFF較高,輸入低電平噪聲容限才較大,即抗干擾能力較強。
②當要求與非門輸出低電平時,則應使正常的輸入高電平VIH(約為3.6V,有的手冊規定為3V)與負向干擾電壓疊加后的值不小于開門電平Ⅵ州,否則,將不能保證輸出為低電平。這個允許加在VlH上的負向干擾電壓最大值稱為輸入高電平噪聲容限VNH。顯然,開門電平VOH愈小,輸入高電平噪聲容限就愈大,抗干擾能力愈強。
(6)平均傳輸延遲時間(tpd)
與非門工作時,其輸出脈沖相對于輸入脈沖有一定的時間延遲,如圖6.3.3所示。從輸入脈沖上升沿的50%處到輸出脈沖下降沿的50%處之間的時間間隔,稱為導通延遲時間tpHJ,;從輸入脈沖下降沿的50%處到輸出脈沖上升沿的50%處之間的時間間隔,稱為截止延遲時間tpI.H。tpHL和tpI,H的平均值稱為平均傳輸延遲時間tpd,即tpd一(tpHL +tpLH)/2tpd是表征門電路開關速度的一個參數,其值越小,開關速度就越快.工作頻率就越高。TTL門電路的開關速度比較高,其tpd在幾~幾十納秒范圍內。
扇入扇出系數(No)
與非門的扇人數取決于它的輸入端的個數,如3輸入端的與非門,其扇人數Ni=3。
輸出能驅動同類門的數目,稱為扇出系數No,它是描述TTL與非門帶同類門負載能力的參數。一般TTL與非門N≥8。
(8)電源電壓(VCc)
TrrL集成電路電源電壓統一規定為‰一+5V,穩定度要求≤±10%(±0.5V)。
(9)功耗
功耗分為靜態和動態兩種,分別對應電路有無狀態的轉換,靜態功耗是主要的。輸出為低電平時的功耗為空載導通功耗PON;輸出為高電平時的功耗為截止功耗POFF,PON總比POFF大。
上一篇:集成邏輯門電路與工作原理
上一篇:集電極開路與非門電路