數字集成電路使用規則
發布時間:2014/7/10 21:02:31 訪問次數:968
數字集成電路使用規則如下。
①所有的數字集成電路在使用時必須接上電源。對TTL類集成電路,電源電壓Ve。=+5 V,AT24C16A-10PU-2.7電源電壓波動不能超過±5%。對CMOS類集成電路,電源電壓Vcc =+3~18 V。
②對TTL與非門不使用的輸入端,可以直接接入電源,也可以懸空。但對中規模以上的集成電路,所有控制輸入端必須按邏輯要求接入電路,不允許懸空。在通常的正邏輯系統中,該接高電平的可以直接接+5 V,該接低電平的可以直接接地。
③TTL電路輸入端通過電阻接她,當R<700 Q時,輸入端相當于邏輯“o”;當R>2.5kQ時,輸入端相當于邏輯“1”。TTL門電平輸入電平示意圖如圖1.5所示。
④普通數字集成電路的輸出端不允許連在一起,但OC門和三態門的輸出端可以連在一起。
⑤三態門是可以具有3個輸出狀態的門,邏輯“o”態、“1”態、“z”態通常器件輸出只有2個狀態,即邏輯“0”和邏輯“1”。
⑥OC門的輸出端必須通過上拉電阻接電源,才能發揮邏輯功能。
⑦器件的輸入端電平信號必須在規定的范圍內。TTL器件輸入端的電平信號必須在規定的“O”、“1”電平范圍,并且不允許超過電源電壓。
⑧集成電路的V。。與GND端不能接錯,否則會燒壞器件;輸出端不允許直接與+5 V的電源或與地直接連接,否則也會燒壞器件;器件輸入電壓不能超過允許范圍,否則也會燒壞器件;器件實際帶的負載不能超過允許的帶負載能力(即實際輸出電流不能超過允許的輸出電流),否則同樣會燒壞器件;普通集成電路的實際輸出電流通常小于20 mA。
⑨輸入端為高電平,電流流入器件;輸入端為低電平,電流流出器件;輸出端為高電平,電流流出器件(拉電流);輸出端為低電平,電流流人器件(灌電流)。實際上,電流總是從高電平端發出,流入低電平端。數字電路電流方向示意圖如圖1.6所示。
數字集成電路使用規則如下。
①所有的數字集成電路在使用時必須接上電源。對TTL類集成電路,電源電壓Ve。=+5 V,AT24C16A-10PU-2.7電源電壓波動不能超過±5%。對CMOS類集成電路,電源電壓Vcc =+3~18 V。
②對TTL與非門不使用的輸入端,可以直接接入電源,也可以懸空。但對中規模以上的集成電路,所有控制輸入端必須按邏輯要求接入電路,不允許懸空。在通常的正邏輯系統中,該接高電平的可以直接接+5 V,該接低電平的可以直接接地。
③TTL電路輸入端通過電阻接她,當R<700 Q時,輸入端相當于邏輯“o”;當R>2.5kQ時,輸入端相當于邏輯“1”。TTL門電平輸入電平示意圖如圖1.5所示。
④普通數字集成電路的輸出端不允許連在一起,但OC門和三態門的輸出端可以連在一起。
⑤三態門是可以具有3個輸出狀態的門,邏輯“o”態、“1”態、“z”態通常器件輸出只有2個狀態,即邏輯“0”和邏輯“1”。
⑥OC門的輸出端必須通過上拉電阻接電源,才能發揮邏輯功能。
⑦器件的輸入端電平信號必須在規定的范圍內。TTL器件輸入端的電平信號必須在規定的“O”、“1”電平范圍,并且不允許超過電源電壓。
⑧集成電路的V。。與GND端不能接錯,否則會燒壞器件;輸出端不允許直接與+5 V的電源或與地直接連接,否則也會燒壞器件;器件輸入電壓不能超過允許范圍,否則也會燒壞器件;器件實際帶的負載不能超過允許的帶負載能力(即實際輸出電流不能超過允許的輸出電流),否則同樣會燒壞器件;普通集成電路的實際輸出電流通常小于20 mA。
⑨輸入端為高電平,電流流入器件;輸入端為低電平,電流流出器件;輸出端為高電平,電流流出器件(拉電流);輸出端為低電平,電流流人器件(灌電流)。實際上,電流總是從高電平端發出,流入低電平端。數字電路電流方向示意圖如圖1.6所示。