串行輸入/串行(并行)輸出移位寄存器
發布時間:2014/7/15 21:26:54 訪問次數:3741
74LS164是串行輸入/串行(并行)輸出移位寄存器,其引腳如圖3.49所示,各引腳功能如下。
A、B為串行數據輸入端,LIS3DHTR使用時連在一起;CLK為時鐘,上升沿來時數據右移一位;CI.R為清零端,低電平有效;QA~QH為并行數據輸出端,同時QH也是串行數據輸出端,串行數據從A、B端最先進入的從QH端輸出,最后進入的從QA端輸出。
串行/并行轉換器件的基本功能是由DATA端一位一位地接收串行二進制數據,當接收完8位二進制數時,從輸出端并行輸出8位二進制數據。如果這耐還有數據送入,則原先到達內部的二進制數會從某一指定的輸出端擠出去,然后被送向下一個芯片。輸人數據是否被芯片接收由CLK控制。串行數據傳送示意圖如圖3.50所示。在£,時刻,DATA線上首先出現“1”,隨后來CLK脈沖,則該位的“1”被芯片收入;在t2時刻,DATA線上首先出現“O”,隨后又來CLK脈沖,則芯片又收入“o”……總之每個CLK脈沖都能使芯片從DATA收入1位二進制數。
如圖3. 51所示是使用74LS164構成的實用顯示電路,用共陽8段LED顯示器,在輸入16個脈沖后,串行送入的16位數即以并行形式顯示出來。其中^為小數點,共陽時,h=l不亮,共陰時,h=0不亮。
74LS164是串行輸入/串行(并行)輸出移位寄存器,其引腳如圖3.49所示,各引腳功能如下。
A、B為串行數據輸入端,LIS3DHTR使用時連在一起;CLK為時鐘,上升沿來時數據右移一位;CI.R為清零端,低電平有效;QA~QH為并行數據輸出端,同時QH也是串行數據輸出端,串行數據從A、B端最先進入的從QH端輸出,最后進入的從QA端輸出。
串行/并行轉換器件的基本功能是由DATA端一位一位地接收串行二進制數據,當接收完8位二進制數時,從輸出端并行輸出8位二進制數據。如果這耐還有數據送入,則原先到達內部的二進制數會從某一指定的輸出端擠出去,然后被送向下一個芯片。輸人數據是否被芯片接收由CLK控制。串行數據傳送示意圖如圖3.50所示。在£,時刻,DATA線上首先出現“1”,隨后來CLK脈沖,則該位的“1”被芯片收入;在t2時刻,DATA線上首先出現“O”,隨后又來CLK脈沖,則芯片又收入“o”……總之每個CLK脈沖都能使芯片從DATA收入1位二進制數。
如圖3. 51所示是使用74LS164構成的實用顯示電路,用共陽8段LED顯示器,在輸入16個脈沖后,串行送入的16位數即以并行形式顯示出來。其中^為小數點,共陽時,h=l不亮,共陰時,h=0不亮。
上一篇:以右移的方法獲取的狀態
上一篇:實驗儀器
熱門點擊