用JK觸發器謾計同步十進制加法計數器
發布時間:2014/7/17 20:55:01 訪問次數:6309
①用JK觸發器謾計同步十A393F進制加法計數器,仿真、下載測試驗證。
②試用74LS160設計九進制加法計數器,下載測試驗證。
③試用74LS160設計60進制加法計數器,下載測試驗證。
④試用74LS160設計248進制加法計數器,下載測試驗證。
⑤試用74LS161設計一個能依次輸出9個負脈沖的電路,下載測試驗證。
⑥試用74LS161和74LS85設計一個四、六、八進制計數器。
實驗器材
①PC(裝有MAX+PLUSⅡ軟件)。
②編程系統。
實驗報告要求
總結從理論設計到最后測試結果整個實驗研究過程、說明MAX+PLUSⅡ軟件(包括仿真詳細步驟)詳細使用方法,要有例圖、仿真波形和測試結果說明。
常用時序電路編程二
一、實驗目的
①用原理圖方法測試4位雙向移位寄存器邏輯功能。
②測試用74LS194設計的環型計數器和序列信號發生器的結果。
③學習用譯碼器74LS138和數選器74LS151設計總線結構。
④了解并行(串行)輸入/串行輸出移位寄存器功能及應用。
⑤掌握數字電路設計的層次化設計思想。
①用JK觸發器謾計同步十A393F進制加法計數器,仿真、下載測試驗證。
②試用74LS160設計九進制加法計數器,下載測試驗證。
③試用74LS160設計60進制加法計數器,下載測試驗證。
④試用74LS160設計248進制加法計數器,下載測試驗證。
⑤試用74LS161設計一個能依次輸出9個負脈沖的電路,下載測試驗證。
⑥試用74LS161和74LS85設計一個四、六、八進制計數器。
實驗器材
①PC(裝有MAX+PLUSⅡ軟件)。
②編程系統。
實驗報告要求
總結從理論設計到最后測試結果整個實驗研究過程、說明MAX+PLUSⅡ軟件(包括仿真詳細步驟)詳細使用方法,要有例圖、仿真波形和測試結果說明。
常用時序電路編程二
一、實驗目的
①用原理圖方法測試4位雙向移位寄存器邏輯功能。
②測試用74LS194設計的環型計數器和序列信號發生器的結果。
③學習用譯碼器74LS138和數選器74LS151設計總線結構。
④了解并行(串行)輸入/串行輸出移位寄存器功能及應用。
⑤掌握數字電路設計的層次化設計思想。
上一篇:負脈沖分配器電路
熱門點擊
- 觸發( TRIG)
- 用JK觸發器謾計同步十進制加法計數器
- “VISA讀取”函數酌主要參數及功能
- BCD計數一譯碼一驅動集成芯片
- 項目依賴關系
- 通知器和隊列
- 給每個基本單元配2個存儲器
- 線圈的品質因數
- 廣告流水燈波形
- 使用ActiveX自動化
推薦技術資料
- DS2202型示波器試用
- 說起數字示波器,普源算是國內的老牌子了,FQP8N60... [詳細]