硬件設計
發布時間:2014/7/21 20:41:43 訪問次數:434
1.脈沖電路設計
本課題需要1 Hz秒計時脈沖信號,1 kHz~2 kHz整點報時信號、鬧時信號和動態掃描信號,KSC5502D這些信號由脈沖信號發生器發生,脈沖信號發生器設計方法有多種。如①555定時器;②4 MHz晶體振蕩器;③32768 Hz晶體振蕩器接CD4060;④門電路與R、C;⑤運放、R、C、轉換電路;⑥施密特觸發器、R、C。
用32768 Hz晶體振蕩器接CD4060產生所需的脈沖信號的方案,如圖7.19所示。CD4060是14位二進制分頻器,工作時接+5 V電源,從3腳輸出2 Hz脈沖信號,經過2分頻后變為1 Hz信號作為秒脈沖計時信導,從5腳輸出1024 Hz脈沖信號,作為消抖、整點報時、鬧時、動態掃描信號。
2.開機清零電路設計
如圖7. 20所示是開機清零電路,S閉合時,A點產生正尖脈沖,B點產生一定寬度的負脈沖,它同復位信號一起加到計數器的清零端,實現開機時自動清零功能。
3.單次脈沖電路
單次脈沖電路如圖7. 21所示,P為按鈕,1、2為常閉,2、3為常開,U3C、U3D為與非門,電阻為3.3 kCl,每按一次按鈕,上面輸出一個負脈沖,下面輸出一個正脈沖。此電路作為手動校時、校分、清零的控制信號。
1.脈沖電路設計
本課題需要1 Hz秒計時脈沖信號,1 kHz~2 kHz整點報時信號、鬧時信號和動態掃描信號,KSC5502D這些信號由脈沖信號發生器發生,脈沖信號發生器設計方法有多種。如①555定時器;②4 MHz晶體振蕩器;③32768 Hz晶體振蕩器接CD4060;④門電路與R、C;⑤運放、R、C、轉換電路;⑥施密特觸發器、R、C。
用32768 Hz晶體振蕩器接CD4060產生所需的脈沖信號的方案,如圖7.19所示。CD4060是14位二進制分頻器,工作時接+5 V電源,從3腳輸出2 Hz脈沖信號,經過2分頻后變為1 Hz信號作為秒脈沖計時信導,從5腳輸出1024 Hz脈沖信號,作為消抖、整點報時、鬧時、動態掃描信號。
2.開機清零電路設計
如圖7. 20所示是開機清零電路,S閉合時,A點產生正尖脈沖,B點產生一定寬度的負脈沖,它同復位信號一起加到計數器的清零端,實現開機時自動清零功能。
3.單次脈沖電路
單次脈沖電路如圖7. 21所示,P為按鈕,1、2為常閉,2、3為常開,U3C、U3D為與非門,電阻為3.3 kCl,每按一次按鈕,上面輸出一個負脈沖,下面輸出一個正脈沖。此電路作為手動校時、校分、清零的控制信號。
上一篇:4個6選1型數據選擇器仿真結果
上一篇:鬧時時間存取電路設計
熱門點擊
- LabVIEW的視覺VI及數字圖像處理
- 二-十進制譯碼器
- 公法線長度測量
- 微分型單穩態觸發器實驗電路
- 自動打開DataSocket Server
- 關聯維數計算
- 采樣信號中噪聲的影響與抑制
- 模糊規則庫編輯器Rulebase-Edito
- 動態加載VI
- 顏色識別
推薦技術資料
- 自制智能型ICL7135
- 表頭使ff11CL7135作為ADC,ICL7135是... [詳細]