觸發器是能夠存儲1位二進制碼的邏輯電路
發布時間:2014/8/24 18:16:45 訪問次數:4573
觸發器是能夠存儲1位二進制碼的邏輯電路,它有兩 IC41LV16256-35T個互補輸出端,其輸出狀態不僅與輸入有關,而且還與原先的輸出狀態有關。觸發器有兩個穩定狀態,用以表示邏輯狀態“1”和“0”,在一定的外界信號作用下,可從一個穩定狀態翻轉到另一個穩定狀態,它是一個具有記憶功能的二進制信息存儲器件,是構成各種時序電路的最基本邏輯單元。
基本RS觸發器
為由兩個與非門交叉耦合構成的基本RS觸發器。它是無時鐘控制低平直接觸發的觸發器。基本RS觸發器具有置“0”、置“1”和保持3種功能。通常稱S為置“1”端,因為S=O時觸發器被置“1”;尺為置“0”端,因為R=O時觸發器被置“O”。當S=R=l時狀態保持,當S=R=O時為不定狀態,應當避免這種狀態。
基本RS觸發器的邏輯符號如圖3.73(b)所示。二輸入端的邊框外側都畫有小圓圈,這是因為置1與置0都是低電平有效。
JK觸發囂
在輸入信號為雙端的情況下,JK觸發器是功能完善、使用靈活和通用性較強的一種觸發器。本實驗采用74 LS112雙JK觸發器,是下降邊沿觸發的邊沿觸發器。引腳邏輯圖如圖3.74所示。JK觸發器的狀態方程,J和K是數據輸入端,是觸發器狀態更新的依據,若J、K有兩個或兩個以上輸入端時,組成“與”的關系。Q和Q為兩個互補輸入端。通常把Q=O、Q=l的狀態定為觸發器“0”狀態;而把Q=l,Q=O定為“1”狀態。
觸發器是能夠存儲1位二進制碼的邏輯電路,它有兩 IC41LV16256-35T個互補輸出端,其輸出狀態不僅與輸入有關,而且還與原先的輸出狀態有關。觸發器有兩個穩定狀態,用以表示邏輯狀態“1”和“0”,在一定的外界信號作用下,可從一個穩定狀態翻轉到另一個穩定狀態,它是一個具有記憶功能的二進制信息存儲器件,是構成各種時序電路的最基本邏輯單元。
基本RS觸發器
為由兩個與非門交叉耦合構成的基本RS觸發器。它是無時鐘控制低平直接觸發的觸發器。基本RS觸發器具有置“0”、置“1”和保持3種功能。通常稱S為置“1”端,因為S=O時觸發器被置“1”;尺為置“0”端,因為R=O時觸發器被置“O”。當S=R=l時狀態保持,當S=R=O時為不定狀態,應當避免這種狀態。
基本RS觸發器的邏輯符號如圖3.73(b)所示。二輸入端的邊框外側都畫有小圓圈,這是因為置1與置0都是低電平有效。
JK觸發囂
在輸入信號為雙端的情況下,JK觸發器是功能完善、使用靈活和通用性較強的一種觸發器。本實驗采用74 LS112雙JK觸發器,是下降邊沿觸發的邊沿觸發器。引腳邏輯圖如圖3.74所示。JK觸發器的狀態方程,J和K是數據輸入端,是觸發器狀態更新的依據,若J、K有兩個或兩個以上輸入端時,組成“與”的關系。Q和Q為兩個互補輸入端。通常把Q=O、Q=l的狀態定為觸發器“0”狀態;而把Q=l,Q=O定為“1”狀態。