MT41J128M16JT-125:KDDR3 SDRAM
MT41J512M4 – 64 Meg x 4 x 8 Banks
MT41J256M8 – 32 Meg x 8 x 8 Banks
MT41J128M16 – 16 Meg x 16 x 8 Banks
MT41J128M16JT-125:K功能描述
DDR3 SDRAM采用雙數據速率架構,實現高速運行。
雙數據速率體系結構是一種8n預取體系結構,其接口de簽名用于在I/O引腳上每個時鐘周期傳輸兩個數據字。一次讀或寫
DDR3 SDRAM的操作有效地由內部DRAM核心的單個8n位寬,四個時鐘周期數據傳輸和I/O引腳的八個相應的n位寬,一個半時鐘周期數據傳輸組成。
差分數據頻閃(DQS, DQS#)與數據一起對外傳輸
用于DDR3 SDRAM輸入接收器的數據捕獲。DQS與數據居中對齊
對于寫道。讀取的數據由DDR3 SDRAM傳輸,并沿邊緣對齊
數據用閃光燈。
DDR3 SDRAM從差分時鐘(CK和ck#)操作。CK的交叉
走高和ck#走低被稱為CK的正邊。Control, com命令和地址信號在CK的每個正邊注冊。