邏輯模擬的基本步驟
發布時間:2016/2/29 22:03:04 訪問次數:1142
調用PSpice A/D進行邏輯模擬與對模擬電路進行瞬態分析的過程基本相同。下面結AD9833BRMZ-REEL7合半加器電路的邏輯模擬為例,說明邏輯模擬的基本步驟。涉及總線信號的邏輯模擬實例可參見參考資料[10]
繪制邏輯電路圖
邏輯模擬的第一步是新建設計項目、繪制邏輯電路原理圖并設置輸入激勵信號波形。按此歲驟繪制的半加器電路,如圖3-42所示。在生成半加器電路圖過程中應注意下述幾個問題。
①從相應的元器件庫中選用需要的邏輯單元。圖3-42中采用的邏輯門符號是從名稱為7400的符號庫中調用的。
②端口符號的使用:為了在查看模擬結果時方便地確定輸入、輸出節點信息,可以為相應節點標示一個節點名。方法之一是像圖3-42那樣,采用Place- Off-Page Connector子命令在輸出端口處繪制2個端口符號,并將其名稱分別設置為SUM(表示“和”輸出端)和CARRY(表示“進位”輸出端),在輸入端,采用Place—NetAlias子命令,辦兩個節點設置名稱為A和B,從名稱上可反映出該端口的作用。
③激勵信號波形設置:激勵信號采用什么波形,對邏輯模擬能否順利進行并取得滿意的模擬驗證效果非常重要。為了全面驗證半加器的邏輯功能,圖3-42電路圖中輸入端兩個激勵信號均選用時鐘信號源。其中作為信號A的時鐘信號脈寬為50ns,周期為lOOns。信號B的時鐘信號脈寬為lOOns,周期為200ns。這樣就可以保證輸入端覆蓋了驗證半加器功能的輸入端4種不同邏輯組合“0+0”、“0+1”、“1+0”和“1+1”。
調用PSpice A/D進行邏輯模擬與對模擬電路進行瞬態分析的過程基本相同。下面結AD9833BRMZ-REEL7合半加器電路的邏輯模擬為例,說明邏輯模擬的基本步驟。涉及總線信號的邏輯模擬實例可參見參考資料[10]
繪制邏輯電路圖
邏輯模擬的第一步是新建設計項目、繪制邏輯電路原理圖并設置輸入激勵信號波形。按此歲驟繪制的半加器電路,如圖3-42所示。在生成半加器電路圖過程中應注意下述幾個問題。
①從相應的元器件庫中選用需要的邏輯單元。圖3-42中采用的邏輯門符號是從名稱為7400的符號庫中調用的。
②端口符號的使用:為了在查看模擬結果時方便地確定輸入、輸出節點信息,可以為相應節點標示一個節點名。方法之一是像圖3-42那樣,采用Place- Off-Page Connector子命令在輸出端口處繪制2個端口符號,并將其名稱分別設置為SUM(表示“和”輸出端)和CARRY(表示“進位”輸出端),在輸入端,采用Place—NetAlias子命令,辦兩個節點設置名稱為A和B,從名稱上可反映出該端口的作用。
③激勵信號波形設置:激勵信號采用什么波形,對邏輯模擬能否順利進行并取得滿意的模擬驗證效果非常重要。為了全面驗證半加器的邏輯功能,圖3-42電路圖中輸入端兩個激勵信號均選用時鐘信號源。其中作為信號A的時鐘信號脈寬為50ns,周期為lOOns。信號B的時鐘信號脈寬為lOOns,周期為200ns。這樣就可以保證輸入端覆蓋了驗證半加器功能的輸入端4種不同邏輯組合“0+0”、“0+1”、“1+0”和“1+1”。
上一篇:邏輯模擬參數設置
熱門點擊
- 發光二極管的核心部分是由P型半導體和N型半導
- 二極管包絡檢波電路
- 光電倍增管的短波限與長波限由什么因素決定?
- 二維PSD的工作原理
- 金屬體在磁場內產生渦流
- PSD在高精度位置探測時
- 半加器邏輯功能檢驗
- 暗電流是指光電倍增管在完全無光照的情況下
- 調相波的解調
- 正溫度系數熱敏電阻的工作原理
推薦技術資料
- 泰克新發布的DSA830
- 泰克新發布的DSA8300在一臺儀器中同時實現時域和頻域分析,DS... [詳細]