91精品一区二区三区久久久久久_欧美一级特黄大片色_欧美一区二区人人喊爽_精品一区二区三区av

位置:51電子網 » 技術資料 » 模擬技術

邏輯模擬的基本步驟

發布時間:2016/2/29 22:03:04 訪問次數:1142

    調用PSpice A/D進行邏輯模擬與對模擬電路進行瞬態分析的過程基本相同。下面結AD9833BRMZ-REEL7合半加器電路的邏輯模擬為例,說明邏輯模擬的基本步驟。涉及總線信號的邏輯模擬實例可參見參考資料[10]

   繪制邏輯電路圖

   邏輯模擬的第一步是新建設計項目、繪制邏輯電路原理圖并設置輸入激勵信號波形。按此歲驟繪制的半加器電路,如圖3-42所示。在生成半加器電路圖過程中應注意下述幾個問題。

   ①從相應的元器件庫中選用需要的邏輯單元。圖3-42中采用的邏輯門符號是從名稱為7400的符號庫中調用的。

   ②端口符號的使用:為了在查看模擬結果時方便地確定輸入、輸出節點信息,可以為相應節點標示一個節點名。方法之一是像圖3-42那樣,采用Place- Off-Page Connector子命令在輸出端口處繪制2個端口符號,并將其名稱分別設置為SUM(表示“和”輸出端)和CARRY(表示“進位”輸出端),在輸入端,采用Place—NetAlias子命令,辦兩個節點設置名稱為A和B,從名稱上可反映出該端口的作用。

    

   ③激勵信號波形設置:激勵信號采用什么波形,對邏輯模擬能否順利進行并取得滿意的模擬驗證效果非常重要。為了全面驗證半加器的邏輯功能,圖3-42電路圖中輸入端兩個激勵信號均選用時鐘信號源。其中作為信號A的時鐘信號脈寬為50ns,周期為lOOns。信號B的時鐘信號脈寬為lOOns,周期為200ns。這樣就可以保證輸入端覆蓋了驗證半加器功能的輸入端4種不同邏輯組合“0+0”、“0+1”、“1+0”和“1+1”。



    調用PSpice A/D進行邏輯模擬與對模擬電路進行瞬態分析的過程基本相同。下面結AD9833BRMZ-REEL7合半加器電路的邏輯模擬為例,說明邏輯模擬的基本步驟。涉及總線信號的邏輯模擬實例可參見參考資料[10]

   繪制邏輯電路圖

   邏輯模擬的第一步是新建設計項目、繪制邏輯電路原理圖并設置輸入激勵信號波形。按此歲驟繪制的半加器電路,如圖3-42所示。在生成半加器電路圖過程中應注意下述幾個問題。

   ①從相應的元器件庫中選用需要的邏輯單元。圖3-42中采用的邏輯門符號是從名稱為7400的符號庫中調用的。

   ②端口符號的使用:為了在查看模擬結果時方便地確定輸入、輸出節點信息,可以為相應節點標示一個節點名。方法之一是像圖3-42那樣,采用Place- Off-Page Connector子命令在輸出端口處繪制2個端口符號,并將其名稱分別設置為SUM(表示“和”輸出端)和CARRY(表示“進位”輸出端),在輸入端,采用Place—NetAlias子命令,辦兩個節點設置名稱為A和B,從名稱上可反映出該端口的作用。

    

   ③激勵信號波形設置:激勵信號采用什么波形,對邏輯模擬能否順利進行并取得滿意的模擬驗證效果非常重要。為了全面驗證半加器的邏輯功能,圖3-42電路圖中輸入端兩個激勵信號均選用時鐘信號源。其中作為信號A的時鐘信號脈寬為50ns,周期為lOOns。信號B的時鐘信號脈寬為lOOns,周期為200ns。這樣就可以保證輸入端覆蓋了驗證半加器功能的輸入端4種不同邏輯組合“0+0”、“0+1”、“1+0”和“1+1”。



熱門點擊

 

推薦技術資料

泰克新發布的DSA830
   泰克新發布的DSA8300在一臺儀器中同時實現時域和頻域分析,DS... [詳細]
版權所有:51dzw.COM
深圳服務熱線:13751165337  13692101218
粵ICP備09112631號-6(miitbeian.gov.cn)
公網安備44030402000607
深圳市碧威特網絡技術有限公司
付款方式


 復制成功!
永胜县| 泽库县| 南安市| 阜新市| 岳阳市| 湖北省| 巴林左旗| 鄯善县| 古丈县| 永嘉县| 手机| 隆安县| 东乌| 汪清县| 马龙县| 延吉市| 巨鹿县| 临汾市| 九江市| 桑植县| 兴业县| 京山县| 桂阳县| 柳江县| 寻乌县| 睢宁县| 桐乡市| 通辽市| 汽车| 泗阳县| 陵川县| 兴国县| 南乐县| 新巴尔虎右旗| 武义县| 调兵山市| 高安市| 三江| 凤城市| 西乌| 江都市|