邏輯模擬參數設置
發布時間:2016/2/29 22:11:11 訪問次數:640
對數字電路進行邏輯模擬需要的參數設置與對模擬電路進行瞬態分析的參數設置完全相同,包括下面三個步驟。
(1)新建Simulation Profile
執行PSpice—New Simulation Profile命令,在出現的對話框中給新設置的Simulation Profile確定名稱。AD9880KSTZ-150對半加器實例,可設置為HADD。
(2)設置瞬態分析參數(見3.5.2節)
針對半加器邏輯模擬設置的分析參數如圖3-43所示。由于半加器電路中A、B輸入波形周期分別為lOOns和200ns,模擬時間范圍取為400ns,是B信號周期的雙倍,可以進行兩次“半加”功能的全面模擬檢驗
3.啟動邏輯模擬進程
完成參數設置后,執行PSpice—Run命令或者單擊“運行”工具按鈕,即啟動邏輯模擬。
4.邏輯模擬結果分析
完成邏輯模擬后,就可以按照第5章介紹的方法,在Probe窗口中查看、分析邏輯模擬結果。
對半加器電路,為了驗證邏輯功能并分析延遲參數,應同時顯示兩個輸入端A、B信號波形和兩個輸出端SUM(和)和CARRY(進位)信號波形。顯示結果如圖3-44所示。
對數字電路進行邏輯模擬需要的參數設置與對模擬電路進行瞬態分析的參數設置完全相同,包括下面三個步驟。
(1)新建Simulation Profile
執行PSpice—New Simulation Profile命令,在出現的對話框中給新設置的Simulation Profile確定名稱。AD9880KSTZ-150對半加器實例,可設置為HADD。
(2)設置瞬態分析參數(見3.5.2節)
針對半加器邏輯模擬設置的分析參數如圖3-43所示。由于半加器電路中A、B輸入波形周期分別為lOOns和200ns,模擬時間范圍取為400ns,是B信號周期的雙倍,可以進行兩次“半加”功能的全面模擬檢驗
3.啟動邏輯模擬進程
完成參數設置后,執行PSpice—Run命令或者單擊“運行”工具按鈕,即啟動邏輯模擬。
4.邏輯模擬結果分析
完成邏輯模擬后,就可以按照第5章介紹的方法,在Probe窗口中查看、分析邏輯模擬結果。
對半加器電路,為了驗證邏輯功能并分析延遲參數,應同時顯示兩個輸入端A、B信號波形和兩個輸出端SUM(和)和CARRY(進位)信號波形。顯示結果如圖3-44所示。