針對直流偏置點疊代計算的參數設置
發布時間:2016/3/23 21:09:09 訪問次數:583
直流偏置點疊代計算是PSpice電路模擬中最基本的功能,在DC Sweep、AC Sweep和瞬態分析中也涉EMP8935-25VF05GRR及到直流偏置點的計算。采用下述方法可以防止直流偏置點疊代計算過程中出現不收斂的問題:
(1)應該采用PSpice提供的自動收斂性策略,即勾選圖7-39中顯示的“STEPGMIN”和“PREORDER”選項i
(2)采用NODESET給某些關鍵節點賦初值;
(3)將確定直流偏置點疊代次數上限的OPTIONS參數ITL1設置值增加至400。
針對DC Sweep疊代計算的參數設置
如果DC Sweep疊代計算過程中在某一掃描點出現不收斂的情況,PSpice將針對該掃描點自動采用改善偏置點收斂性的算法得到收斂解。此外,采用下述方法也有助于改善收斂性:
(1)將確定DC Sweep疊代次數土限的OPTIONS參數ITL2設置值增大到100;
(2)調整掃描步長。由于DC掃描過程中上一步計算結果將作為下一步計算的初值,因此減小掃描步長,使得疊代計算的初值與結果比較靠近,將有利于收斂。
有時增大步長,使得DC Sweep過程中跳過不收斂點,也是解決不收斂問題的一種情況。
直流偏置點疊代計算是PSpice電路模擬中最基本的功能,在DC Sweep、AC Sweep和瞬態分析中也涉EMP8935-25VF05GRR及到直流偏置點的計算。采用下述方法可以防止直流偏置點疊代計算過程中出現不收斂的問題:
(1)應該采用PSpice提供的自動收斂性策略,即勾選圖7-39中顯示的“STEPGMIN”和“PREORDER”選項i
(2)采用NODESET給某些關鍵節點賦初值;
(3)將確定直流偏置點疊代次數上限的OPTIONS參數ITL1設置值增加至400。
針對DC Sweep疊代計算的參數設置
如果DC Sweep疊代計算過程中在某一掃描點出現不收斂的情況,PSpice將針對該掃描點自動采用改善偏置點收斂性的算法得到收斂解。此外,采用下述方法也有助于改善收斂性:
(1)將確定DC Sweep疊代次數土限的OPTIONS參數ITL2設置值增大到100;
(2)調整掃描步長。由于DC掃描過程中上一步計算結果將作為下一步計算的初值,因此減小掃描步長,使得疊代計算的初值與結果比較靠近,將有利于收斂。
有時增大步長,使得DC Sweep過程中跳過不收斂點,也是解決不收斂問題的一種情況。
上一篇:關于任選項參數值的設置考慮
上一篇:針對瞬態分析疊代計算的參數設置
熱門點擊
- 絕對靈敏度和相對靈敏度
- 差分放大器能夠抑制共模信號
- 引出端開路符號的繪制(Place—No Co
- PSpice輸出文件與數據轉換
- 靈敏度分析的作用
- 光路設計
- Probe窗口中顯示信號波形的基本步驟
- Probe窗口中顯示的信號波形
- 基本鎖相環的Simulink系統模型及分析之
- PSpice中的任選項設置(OPTIONS)
推薦技術資料
- 自制智能型ICL7135
- 表頭使ff11CL7135作為ADC,ICL7135是... [詳細]