石英晶體振蕩器模式連接晶振或諧振器
發布時間:2020/8/19 0:23:12 訪問次數:1821
rfPIC2C509AF采用20腳SSOP封裝,各引腳功能如下。
(VDD):邏輯電路和I/O端品/石英振蕩器輸入/外部時鐘輸入(GPIO僅在內部RC模式,在其它振蕩器模式下為OSC1)。當GPIO時TTL輸入,在外部RC振蕩器模式時ST輸入。
(GP4/OSC2):雙向I/O端品、石英晶體振蕩器輸出。在石英晶體振蕩器模式連接晶振或諧振器。
(GP3/MCLR/VPP):輸入端口/用戶清除(復位)輸入/編程電壓輸入。當構成MCLR時,此腳是低電平有效,實現器件復位。在設備進入正常的運行和編程模式時,MCLR、VPP上的電壓不能超過VDD,并且能夠通過軟件編程改變引腳狀態來喚醒睡眠狀態。
(XTAL):發射器晶振,連接到考比慈(COPITTS)型晶體振蕩器上。
(RFENIN):發射器和時鐘輸出使能,內部下拉。
(CLKOUT):時鐘輸出。
(PS/DATAASK):功率選擇和ASK數據輸入。
(VDDRF):發射器正電壓端。
(ANT1):差分功率放大器的輸出端連接到天線,集電極開路輸出。
(ANT2):差分功率放大器的輸出端連接到天線,集電極開路輸出。
(VSSRF):發射器接地參考端。
(NC):空腳。
(LF):連接外部回路濾波器。VCO轉換輸入和充電泵輸出的共用點。
(DATAFSK):FSK的數據輸入。
(FSKOUT):FSK晶振的輸出。
(GP2/T0CKI):雙向I/O端口,能構成T0CKI。
(GP1):雙向I/O端口/串口編程時鐘,能通過軟件編程改變引腳狀態來喚醒睡眠狀態。這個緩沖器在串口編程模式下為施密特觸發器輸入。
(GP0):雙向I/O端口/串口編程數據,能通過軟件編程改變引腳狀態來喚醒睡眠狀態。這個緩沖器在串口編程模式下為施密特觸發器輸入。
(VSS):邏輯電路和I/O腳的參考地。
發射器的石英晶體振蕩器是一個考比慈振蕩器,提供PLL的基準頻率,并且與PIC微控制器的振蕩器是相互獨立的。XTAL腳上接外部振蕩器或AC模擬基準信號。發射頻率是由晶振頻率確定的,公式如下:
ftransmit=fXTAL×32
考慮到發射頻率的靈活選擇,最終晶振頻率可能不是標準值。晶振頻率最小值為9.65~15MHz,負載電容10~15pF,并聯電容7pF,等價串聯阻抗60Ω。
rfPIC12C509AF晶體振蕩器實現ASK操作電路。電容器C1取值22~1000pF。
rfPIC12C509AF晶體振蕩器實現FSK操作電路。電容C1和C2通過拖動晶振來實現FSK調制。當DATAFSK=1時,FSKOUT為高阻抗,只有C1對晶振起使用,發射頻率為fMAX;當DATAFSK=0時,FSKOUT與VSSRF接地,電容C1和C2并聯,發射頻率為fMIN。選擇一組理想的C1和C2值為確定中心頻率和頻率偏差。電容C1確定fMAX而電容C1和C2的并聯值確定fMIN。
(素材來源:eccn和21ic.如涉版權請聯系刪除。特別感謝)
rfPIC2C509AF采用20腳SSOP封裝,各引腳功能如下。
(VDD):邏輯電路和I/O端品/石英振蕩器輸入/外部時鐘輸入(GPIO僅在內部RC模式,在其它振蕩器模式下為OSC1)。當GPIO時TTL輸入,在外部RC振蕩器模式時ST輸入。
(GP4/OSC2):雙向I/O端品、石英晶體振蕩器輸出。在石英晶體振蕩器模式連接晶振或諧振器。
(GP3/MCLR/VPP):輸入端口/用戶清除(復位)輸入/編程電壓輸入。當構成MCLR時,此腳是低電平有效,實現器件復位。在設備進入正常的運行和編程模式時,MCLR、VPP上的電壓不能超過VDD,并且能夠通過軟件編程改變引腳狀態來喚醒睡眠狀態。
(XTAL):發射器晶振,連接到考比慈(COPITTS)型晶體振蕩器上。
(RFENIN):發射器和時鐘輸出使能,內部下拉。
(CLKOUT):時鐘輸出。
(PS/DATAASK):功率選擇和ASK數據輸入。
(VDDRF):發射器正電壓端。
(ANT1):差分功率放大器的輸出端連接到天線,集電極開路輸出。
(ANT2):差分功率放大器的輸出端連接到天線,集電極開路輸出。
(VSSRF):發射器接地參考端。
(NC):空腳。
(LF):連接外部回路濾波器。VCO轉換輸入和充電泵輸出的共用點。
(DATAFSK):FSK的數據輸入。
(FSKOUT):FSK晶振的輸出。
(GP2/T0CKI):雙向I/O端口,能構成T0CKI。
(GP1):雙向I/O端口/串口編程時鐘,能通過軟件編程改變引腳狀態來喚醒睡眠狀態。這個緩沖器在串口編程模式下為施密特觸發器輸入。
(GP0):雙向I/O端口/串口編程數據,能通過軟件編程改變引腳狀態來喚醒睡眠狀態。這個緩沖器在串口編程模式下為施密特觸發器輸入。
(VSS):邏輯電路和I/O腳的參考地。
發射器的石英晶體振蕩器是一個考比慈振蕩器,提供PLL的基準頻率,并且與PIC微控制器的振蕩器是相互獨立的。XTAL腳上接外部振蕩器或AC模擬基準信號。發射頻率是由晶振頻率確定的,公式如下:
ftransmit=fXTAL×32
考慮到發射頻率的靈活選擇,最終晶振頻率可能不是標準值。晶振頻率最小值為9.65~15MHz,負載電容10~15pF,并聯電容7pF,等價串聯阻抗60Ω。
rfPIC12C509AF晶體振蕩器實現ASK操作電路。電容器C1取值22~1000pF。
rfPIC12C509AF晶體振蕩器實現FSK操作電路。電容C1和C2通過拖動晶振來實現FSK調制。當DATAFSK=1時,FSKOUT為高阻抗,只有C1對晶振起使用,發射頻率為fMAX;當DATAFSK=0時,FSKOUT與VSSRF接地,電容C1和C2并聯,發射頻率為fMIN。選擇一組理想的C1和C2值為確定中心頻率和頻率偏差。電容C1確定fMAX而電容C1和C2的并聯值確定fMIN。
(素材來源:eccn和21ic.如涉版權請聯系刪除。特別感謝)
上一篇:芯片片選信號的邏輯選信號
上一篇:CMOS微控制器和發射器電路
熱門點擊
- TVS管在晶體管電路的應用
- 數字X射線平板式探測儀
- 電容觸摸按鈕、滑塊和滾輪功耗與處理速度
- 無線加速度傳感器的峰值頻率
- 傳統波長通道固定柵格的限制
- 半導體器件多元化和包容性
- 典型失效模式和失效機理
- 如何選擇開環和閉環
- 天線與射頻收發之間的通信元件
- 獨立和隔離的高邊和低邊輸出
推薦技術資料
- 中國傳媒大學傳媒博物館開
- 傳媒博物館開館儀式隆童舉行。教育都i國家廣電總局等部門... [詳細]