可自動調CDR參數使誤碼率不需要外置的CPLD
發布時間:2022/5/11 19:18:27 訪問次數:199
加電時都進入1x模式,并在任一 LED電流源接近出現壓降時切換到升壓模式(1.5x);隨后的壓降出現時就切換到2x模式。主/相機/輔助顯示屏的最大電流用單個電阻設置。
LED電流用精確的內部電流源控制,同時所有顯示屏的調光和接通/斷開控制通過兩線I2C串行接口實現。主顯示屏有256個亮度等級,相機顯示屏有16個亮度等級,而輔助顯示屏有4個亮度等級。
內部電路防止在啟動和模式切換時出現浪涌電流和過高的輸入噪聲。此外,該器件具有短路保護、熱保護和LED開路/短路保護。
這種創新的技術不但在transceiver發送路徑(Transmit)將發送信號抖動降至2.5 mUI RMS的業界最低水平,從而在XFP模塊內部和光線路卡不再需要抖動消除電路.
Si5040接收電路采用創新技術,可自動調CDR參數使誤碼率 (BER) 減至最小,確保接收機在難以預測的多廠商網絡環境內以及各種不同的通道條件下都能提供穩健可靠的操作性能。
接收電路還會利用芯片內置的信號質量監測電路來實時調整0/1判斷閾值,可以將誤碼率減至最小和抖動容忍范圍增至最大以提供最佳接收性能。
ProASIC3的單芯片結構也無需添加外部啟動PROM或微控制器來支持器件編程,并且具有0級 (最高級別) 上電即用功能,不需要外置的CPLD。使用更少部件能減少電路板空間,從而提高可靠性、簡化庫存管理及降低總體系統成本達同類SRAM FPGA解決方案的70%之巨。
這款一百萬系統門ProASIC3 A3P1000提供業界最低的待機電流消耗,在一般狀態下待機電流僅為8mA,較同類型競爭產品低近一個量級。
接收路徑的DSPLL還能將接收數據的抖動幅度降至最低,確保能與光線路卡上的ASIC或FPGA芯片連接不產生誤碼。
加電時都進入1x模式,并在任一 LED電流源接近出現壓降時切換到升壓模式(1.5x);隨后的壓降出現時就切換到2x模式。主/相機/輔助顯示屏的最大電流用單個電阻設置。
LED電流用精確的內部電流源控制,同時所有顯示屏的調光和接通/斷開控制通過兩線I2C串行接口實現。主顯示屏有256個亮度等級,相機顯示屏有16個亮度等級,而輔助顯示屏有4個亮度等級。
內部電路防止在啟動和模式切換時出現浪涌電流和過高的輸入噪聲。此外,該器件具有短路保護、熱保護和LED開路/短路保護。
這種創新的技術不但在transceiver發送路徑(Transmit)將發送信號抖動降至2.5 mUI RMS的業界最低水平,從而在XFP模塊內部和光線路卡不再需要抖動消除電路.
Si5040接收電路采用創新技術,可自動調CDR參數使誤碼率 (BER) 減至最小,確保接收機在難以預測的多廠商網絡環境內以及各種不同的通道條件下都能提供穩健可靠的操作性能。
接收電路還會利用芯片內置的信號質量監測電路來實時調整0/1判斷閾值,可以將誤碼率減至最小和抖動容忍范圍增至最大以提供最佳接收性能。
ProASIC3的單芯片結構也無需添加外部啟動PROM或微控制器來支持器件編程,并且具有0級 (最高級別) 上電即用功能,不需要外置的CPLD。使用更少部件能減少電路板空間,從而提高可靠性、簡化庫存管理及降低總體系統成本達同類SRAM FPGA解決方案的70%之巨。
這款一百萬系統門ProASIC3 A3P1000提供業界最低的待機電流消耗,在一般狀態下待機電流僅為8mA,較同類型競爭產品低近一個量級。
接收路徑的DSPLL還能將接收數據的抖動幅度降至最低,確保能與光線路卡上的ASIC或FPGA芯片連接不產生誤碼。