用于電壓輸出DAC AD5620的單端差分轉換器電路
發布時間:2012/3/3 19:46:12 訪問次數:1151
AD8042具有一個軌到軌輸出級和一個輸入級,輸出級在任意電源軌的30mV范圍內工作,輸入級則可在負電源(在本電路中為地)以下200mV和正電源的1V范圍內工作。此外,AD8042具有160MHz帶寬和快速建立時間,是輸出驅動器的理想選擇。
在圖8. 73所示電路中的電壓輸出DAC為12位的AD5620,它采用10引腳MSOP封裝。10D820K
圖8. 73所示電路采用+5 V單電源供電。DAC的輸入由一個SPI端口控制,輸出擺幅為0~+5 V。DAC片內基準電壓源(+2.5 V)用于設置AD8042差分驅動器電路的共模電壓。該基準電壓源的溫度系數為5×10 -6/cC。V-端的輸出是以+2.5 V共模電壓為中心的反向DAC輸出。反饋網絡和U2一。迫使V+端的電壓與V-端的電壓相位相差1800。該驅動器輸入端和輸出端的波形如圖8. 74所示。差分輸出限制在各電源軌大約30mV范圍內,因此,知果DAC超過這些區間工作,將會發生一定的削波。
AD8042具有一個軌到軌輸出級和一個輸入級,輸出級在任意電源軌的30mV范圍內工作,輸入級則可在負電源(在本電路中為地)以下200mV和正電源的1V范圍內工作。此外,AD8042具有160MHz帶寬和快速建立時間,是輸出驅動器的理想選擇。
在圖8. 73所示電路中的電壓輸出DAC為12位的AD5620,它采用10引腳MSOP封裝。10D820K
圖8. 73所示電路采用+5 V單電源供電。DAC的輸入由一個SPI端口控制,輸出擺幅為0~+5 V。DAC片內基準電壓源(+2.5 V)用于設置AD8042差分驅動器電路的共模電壓。該基準電壓源的溫度系數為5×10 -6/cC。V-端的輸出是以+2.5 V共模電壓為中心的反向DAC輸出。反饋網絡和U2一。迫使V+端的電壓與V-端的電壓相位相差1800。該驅動器輸入端和輸出端的波形如圖8. 74所示。差分輸出限制在各電源軌大約30mV范圍內,因此,知果DAC超過這些區間工作,將會發生一定的削波。