用于電流輸出DAC的單端差分轉換器電路
發布時間:2012/3/3 19:50:40 訪問次數:2484
圖8. 75所示電路也采用+5V單電源供電,并使用電流輸出DAC AD5443,其IOUT2引腳接+2. SV,VREF引腳接地。4.096 V精密基準電壓源ADR444和一個分壓器網絡用于產生該DAC IOUT2引腳所用的+2. SV電壓以及輸出驅動器級所用的+3. 75V共模電壓。10D821K
在這些條件下,U2-1的輸出擺幅為+2.5~+5V。該驅動器的差分輸出限制在正電源軌大約30mV范圍內,因此,如果DAC超過這些區間工作,將會發生一定的削波。圖8.76所示為圖8. 75所示電路的輸出驅動器級對應的輸入和輸出波形。
該單端差分轉換器級的帶寬典型值為10MHz。不過,最大輸出頻率由DAC更新速率控制,AD5620為125ksps, AD5443為2.SMsps。根據采樣原理,最大輸出頻率約為最大更新速率的三分之一。
圖8. 75所示電路也采用+5V單電源供電,并使用電流輸出DAC AD5443,其IOUT2引腳接+2. SV,VREF引腳接地。4.096 V精密基準電壓源ADR444和一個分壓器網絡用于產生該DAC IOUT2引腳所用的+2. SV電壓以及輸出驅動器級所用的+3. 75V共模電壓。10D821K
在這些條件下,U2-1的輸出擺幅為+2.5~+5V。該驅動器的差分輸出限制在正電源軌大約30mV范圍內,因此,如果DAC超過這些區間工作,將會發生一定的削波。圖8.76所示為圖8. 75所示電路的輸出驅動器級對應的輸入和輸出波形。
該單端差分轉換器級的帶寬典型值為10MHz。不過,最大輸出頻率由DAC更新速率控制,AD5620為125ksps, AD5443為2.SMsps。根據采樣原理,最大輸出頻率約為最大更新速率的三分之一。
熱門點擊