數字集成電路
發布時間:2012/4/21 19:28:55 訪問次數:806
數字集成電路是指基于布MAX809T爾代數(又稱開關代數或邏輯代數)理論,采用二進制計數進行數字計算和邏輯函數運算的一類IC。數字集成電路的輸入、輸出滿足一定的邏輯關系,而基本的邏輯關系是“與”、“或”、“非”。通常數字集成電路由各種門電路和記憶元件等組成。數字集成電路又分為組合邏輯電路和時序邏輯電路兩大類。在一個邏輯系統中,輸出結果僅決定于當前各輸入值,而與信號作用前電路的原狀態無關的電路,稱為組合邏輯電路。組合邏輯電路中不包含存儲單元,沒有記憶和存儲功能。
在一個系統中,輸出結果既由當前各輸入值,又由過去的輸入值來決定的電路,稱為時序邏輯電路。它的一個或多個輸出端與輸入連接以產生正反饋。因為時序邏輯的輸出依賴于過去的輸入,所以它們必須包含有維持觸發器、存儲器等記憶或存儲過去輸入狀態的元件。有兩個穩定狀態的元件能記憶一個二進制數或單位。電路的記憶量可用位數或內部狀態數來確定。雙穩態電路是時序電路的基礎。鎖存器和觸發器是基本的時序邏輯電路。寄存器、計數器等都屬于時序邏輯電路。
用一個專門的定時信號作輸入(即時鐘)對狀態變量進行瞬時取樣來控制時席邏輯電路的動作,稱為“同步”時序電路。沒有專門定時信號的,稱為“異步”時序電路。時序邏輯電路可用狀態表和狀態圖來描述。狀態圖通常由狀態表推出,更直觀易讀。對時序邏輯可表示為有反饋的組合邏輯。
在一個系統中,輸出結果既由當前各輸入值,又由過去的輸入值來決定的電路,稱為時序邏輯電路。它的一個或多個輸出端與輸入連接以產生正反饋。因為時序邏輯的輸出依賴于過去的輸入,所以它們必須包含有維持觸發器、存儲器等記憶或存儲過去輸入狀態的元件。有兩個穩定狀態的元件能記憶一個二進制數或單位。電路的記憶量可用位數或內部狀態數來確定。雙穩態電路是時序電路的基礎。鎖存器和觸發器是基本的時序邏輯電路。寄存器、計數器等都屬于時序邏輯電路。
用一個專門的定時信號作輸入(即時鐘)對狀態變量進行瞬時取樣來控制時席邏輯電路的動作,稱為“同步”時序電路。沒有專門定時信號的,稱為“異步”時序電路。時序邏輯電路可用狀態表和狀態圖來描述。狀態圖通常由狀態表推出,更直觀易讀。對時序邏輯可表示為有反饋的組合邏輯。
數字集成電路是指基于布MAX809T爾代數(又稱開關代數或邏輯代數)理論,采用二進制計數進行數字計算和邏輯函數運算的一類IC。數字集成電路的輸入、輸出滿足一定的邏輯關系,而基本的邏輯關系是“與”、“或”、“非”。通常數字集成電路由各種門電路和記憶元件等組成。數字集成電路又分為組合邏輯電路和時序邏輯電路兩大類。在一個邏輯系統中,輸出結果僅決定于當前各輸入值,而與信號作用前電路的原狀態無關的電路,稱為組合邏輯電路。組合邏輯電路中不包含存儲單元,沒有記憶和存儲功能。
在一個系統中,輸出結果既由當前各輸入值,又由過去的輸入值來決定的電路,稱為時序邏輯電路。它的一個或多個輸出端與輸入連接以產生正反饋。因為時序邏輯的輸出依賴于過去的輸入,所以它們必須包含有維持觸發器、存儲器等記憶或存儲過去輸入狀態的元件。有兩個穩定狀態的元件能記憶一個二進制數或單位。電路的記憶量可用位數或內部狀態數來確定。雙穩態電路是時序電路的基礎。鎖存器和觸發器是基本的時序邏輯電路。寄存器、計數器等都屬于時序邏輯電路。
用一個專門的定時信號作輸入(即時鐘)對狀態變量進行瞬時取樣來控制時席邏輯電路的動作,稱為“同步”時序電路。沒有專門定時信號的,稱為“異步”時序電路。時序邏輯電路可用狀態表和狀態圖來描述。狀態圖通常由狀態表推出,更直觀易讀。對時序邏輯可表示為有反饋的組合邏輯。
在一個系統中,輸出結果既由當前各輸入值,又由過去的輸入值來決定的電路,稱為時序邏輯電路。它的一個或多個輸出端與輸入連接以產生正反饋。因為時序邏輯的輸出依賴于過去的輸入,所以它們必須包含有維持觸發器、存儲器等記憶或存儲過去輸入狀態的元件。有兩個穩定狀態的元件能記憶一個二進制數或單位。電路的記憶量可用位數或內部狀態數來確定。雙穩態電路是時序電路的基礎。鎖存器和觸發器是基本的時序邏輯電路。寄存器、計數器等都屬于時序邏輯電路。
用一個專門的定時信號作輸入(即時鐘)對狀態變量進行瞬時取樣來控制時席邏輯電路的動作,稱為“同步”時序電路。沒有專門定時信號的,稱為“異步”時序電路。時序邏輯電路可用狀態表和狀態圖來描述。狀態圖通常由狀態表推出,更直觀易讀。對時序邏輯可表示為有反饋的組合邏輯。
熱門點擊