TSL門電路
發布時間:2012/12/7 19:26:34 訪問次數:2804
TSL是英文Tristate Logic的縮寫,TSL門電路又稱EP3C10U256C6N為三態門電路。
前面介紹的各種門電路的輸出端輸出狀態只有兩種:一是高電平1,二是低電平0。三態門輸出端的狀態有3種,即除高電平1和低電平0之外,還有一態是高阻狀態,或稱為禁止狀態。
當這種門電路輸出端處于1或0狀態時,與前面介紹的門電路相同;當三態門電路處于高阻狀態時,門電路的輸出級管子處于截止狀態,整個三態門電路相當于開路,輸入端的輸入信息對此時的門電路輸出端狀態不起作用。三態門電路也是為了實現線與電路而設計的。
(1)三態門電路的特點。這種門電路是在OC門電路基本上發展起來的,它克服了OC門工作速度不夠高和帶負載能力欠住的缺點,與普通的TTL與非門相比,它具有TTL與非門的優點,同時還能構成線與電路。
(2)三態門電路的結構。圖8-28所示是具體的三態門電路。從電路中可看出,這一電路與TTL與非門電路基本相同,只是在電路中多了一只二極管VD1。電路中,A、B和C都是數據輸入端,C在這里起控制作用,稱為控制端,實際參與邏輯功能運算的輸入端只有A和B兩個,所以當三態門電路不進入高阻狀態時,這一電路是具有兩個輸入端的與非門電路;F是這一與非門電路的輸出端。
這一電路的工作原理是這樣:當電路中的控制端C輸入高電平1時,二極管VD1正極接高電平,VD1處于反向偏置而進入截止狀態,此時電路與一個兩輸入端的TTL與非門電路相同,門電路可以實現與非邏輯當控制輸入端C輸入低電平0時,由于二極管VD1負極接低電平,VD1導通,導通的VD1使VT3基極為低電平,VT3進入截止狀態,其發射極為低電平,又使VT4管基極為低電平,這樣VT4管也截止。
同時,由于VT2集電極為低電平,VT2截
止,這又導致VT5管基極為低電平,VT5也進入截止狀態,這樣電路中的VT2~VT5都為截止狀態,此時門電路進入高阻狀態,即輸出端F對地之間的阻抗相當大,相當于F端對地之間開路。這一門電路進入高阻狀態后,無論輸端A、B輸入高電平還是低電平,輸出端F都沒有響應。
TSL是英文Tristate Logic的縮寫,TSL門電路又稱EP3C10U256C6N為三態門電路。
前面介紹的各種門電路的輸出端輸出狀態只有兩種:一是高電平1,二是低電平0。三態門輸出端的狀態有3種,即除高電平1和低電平0之外,還有一態是高阻狀態,或稱為禁止狀態。
當這種門電路輸出端處于1或0狀態時,與前面介紹的門電路相同;當三態門電路處于高阻狀態時,門電路的輸出級管子處于截止狀態,整個三態門電路相當于開路,輸入端的輸入信息對此時的門電路輸出端狀態不起作用。三態門電路也是為了實現線與電路而設計的。
(1)三態門電路的特點。這種門電路是在OC門電路基本上發展起來的,它克服了OC門工作速度不夠高和帶負載能力欠住的缺點,與普通的TTL與非門相比,它具有TTL與非門的優點,同時還能構成線與電路。
(2)三態門電路的結構。圖8-28所示是具體的三態門電路。從電路中可看出,這一電路與TTL與非門電路基本相同,只是在電路中多了一只二極管VD1。電路中,A、B和C都是數據輸入端,C在這里起控制作用,稱為控制端,實際參與邏輯功能運算的輸入端只有A和B兩個,所以當三態門電路不進入高阻狀態時,這一電路是具有兩個輸入端的與非門電路;F是這一與非門電路的輸出端。
這一電路的工作原理是這樣:當電路中的控制端C輸入高電平1時,二極管VD1正極接高電平,VD1處于反向偏置而進入截止狀態,此時電路與一個兩輸入端的TTL與非門電路相同,門電路可以實現與非邏輯當控制輸入端C輸入低電平0時,由于二極管VD1負極接低電平,VD1導通,導通的VD1使VT3基極為低電平,VT3進入截止狀態,其發射極為低電平,又使VT4管基極為低電平,這樣VT4管也截止。
同時,由于VT2集電極為低電平,VT2截
止,這又導致VT5管基極為低電平,VT5也進入截止狀態,這樣電路中的VT2~VT5都為截止狀態,此時門電路進入高阻狀態,即輸出端F對地之間的阻抗相當大,相當于F端對地之間開路。這一門電路進入高阻狀態后,無論輸端A、B輸入高電平還是低電平,輸出端F都沒有響應。
上一篇:OC門電路
上一篇:三態門電路的圖形符號與真值表