MT41K512M16VRN-107 IT:P
MT41K512M16VRP-107 IT:P
DDR3L SDRAM
MT41K2G4 – 256 Meg x 4 x 8 banks
MT41K1G8 – 128 Meg x 8 x 8 banks
MT41K512M16 – 64 Meg x 16 x 8 banks
MT41K512M16HA-107:A 描述
DDR3L (1.35V) SDRAM是一種低電壓版本
Ddr3 (1.5v) sdram。參考DDR3 (1.5V) SDRAM
在1.5V com兼容模式下運行時的數據表規格
MT41K512M16HA-107:A功能描述
DDR3 SDRAM采用雙數據速率架構,實現高速運行。
雙數據速率體系結構是一種8n預取體系結構,其接口de簽名用于在I/O引腳上每個時鐘周期傳輸兩個數據字。一次讀或寫
DDR3 SDRAM的操作有效地由內部DRAM核心的單個8n位寬,四個時鐘周期數據傳輸和I/O引腳的八個相應的n位寬,一個半時鐘周期數據傳輸組成。
差分數據頻閃(DQS, DQS#)與數據一起對外傳輸
用于DDR3 SDRAM輸入接收器的數據捕獲。DQS與數據居中對齊
對于寫道。讀取的數據由DDR3 SDRAM傳輸,并沿邊緣對齊
數據用閃光燈。