DDS的基本參數計算公式
發布時間:2008/12/17 0:00:00 訪問次數:749
由于相位累加器是n比特的模2加法器,正弦查詢表rom中存儲一個周期的正弦波幅度量化數據,所以頻率控制字m取最小值1時,每2n個時鐘周期輸出一個周期的正弦波。所以此時有
式中,f0為輸出信號的頻率;f0為時鐘頻率;n為累加器的位數。
更一般的情況,頻率控制字是m時,每2n/m個時鐘周期輸出一個周期的正弦波。所以此時有
式(5-2-2)為dds系統最基本的公式之一。由此可以得出
當n比較大時,對于很大范圍內的m值,dds系統都可以在一個周期內輸出足夠的點,保證輸出波形失真很小。
歡迎轉載,信息來自維庫電子市場網(www.dzsc.com)
由于相位累加器是n比特的模2加法器,正弦查詢表rom中存儲一個周期的正弦波幅度量化數據,所以頻率控制字m取最小值1時,每2n個時鐘周期輸出一個周期的正弦波。所以此時有
式中,f0為輸出信號的頻率;f0為時鐘頻率;n為累加器的位數。
更一般的情況,頻率控制字是m時,每2n/m個時鐘周期輸出一個周期的正弦波。所以此時有
式(5-2-2)為dds系統最基本的公式之一。由此可以得出
當n比較大時,對于很大范圍內的m值,dds系統都可以在一個周期內輸出足夠的點,保證輸出波形失真很小。
歡迎轉載,信息來自維庫電子市場網(www.dzsc.com)
上一篇:DDS各部分的具體參數
上一篇:DDS的基本原理
熱門點擊
- FPGA技術按顆粒度分類
- DDS各部分的具體參數
- 數字信號處理FPGA的結構
- 基于FPGA的DDS任意波形發生器
- DSP概述
- 數字信號處理FPGA的仿真
- 數字信號處理FPGA設計的編譯
- DDS的基本原理
- DSP嵌入式系統主程序代碼
- DDS的基本參數計算公式
推薦技術資料
- 業余條件下PCM2702
- PGM2702采用SSOP28封裝,引腳小而密,EP3... [詳細]